资源预览内容
第1页 / 共60页
第2页 / 共60页
第3页 / 共60页
第4页 / 共60页
第5页 / 共60页
第6页 / 共60页
第7页 / 共60页
第8页 / 共60页
第9页 / 共60页
第10页 / 共60页
亲,该文档总共60页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述
毕业设计(论文)A/D 比较电路模块的版图设计学 院: 信息科学技术学院电子科学与技术曾惠斌 0601511009专 业:姓 名:指导老师:路良刚张志国学 号:职 称:副教授工程师中国珠海二一 年 五 月 北京理工大学珠海学院毕业设计(论文)诚信承诺书本人郑重承诺:我所呈交的毕业设计(论文) A/D 比较电路模块的版图设计 是在指导教师的指导下,独立开展研究取得的成果,文中引用他人的观点和材料,均在文后按顺序列出其参考文献,设计(论文)使用的数据真实可靠。 北京理工大学珠海学院 2010届本科生毕业设计(论文) 承诺人签名: 日期: 年 月 日A/D 比较电路版图设计摘 要集成电路版图设计是实现集成电路制造所必不可少的设计环节,它不仅关系到集成电路的功能是否正确,而且也会极大程度地影响集成电路的性能、成本与功耗。版图设计是决定良率高低的一个重要环节,按设计自动化程度来分,可将版图设计方法分成手工设计和自动设计两大类。按照对布局布线位置的限制和布局模块的限制来分,则可把设计方法分成全定制和半定制两大类。由于制造工艺水平的提高,特征尺寸的减小,各种寄生参数对电路的影响也越来越大,在版图设计中有越来越多的问题要考虑。本文采用的是Cadence公司的Virtuoso定制设计平台,使用全定制的方法对一个ADC比较电路进行版图设计,ADC比较电路使用了cmos工艺,输入电压为2.5V,采样频率125M,采取双输入模式,调用Cadence公司提供的90nm标准cmos工艺库,用Spectre工具对电路进行了性能分析和仿真,并在Cadence公司提供的工艺文件下完成了版图设计,详细的分析了版图设计的过程,使用Assura工具进行DRC和LVS验证,证明本论文的版图设计完全符合要求。关键词:比较电路; 仿真; 版图设计; cmos 工艺; 全定制。 北京理工大学珠海学院 2010届本科生毕业设计(论文) IThe layout design of ADC ComparatorABSTRACTThe layout design of Integrated circuit is an essential design part of manufacturing. It is not only related to the function whether it is corrct or not, but also affect the performance, the cost and the power consumption of Integrated circuit. Because of the raising manufacturing technology, decreasing the size of feature, the affection of the various parasitic parameters is growing. A lot of problems should be considered on the layout design.In this article, Cadences Virtuoso custom designing platform makes use of full-custom to design the layout of ADC comparative circuit which uses the cmos technology, inputs the voltage of 2.5 V, samplings the frequency of 125 M, and takes dual-input Model which adopts the standard cmos of 90 nm of the Cadence companies, analyzes the performance of circuit and the simulation by the Spectre tools, and completes the layout by the providing craft by Cadence technology companies, analyzes detailedly the process of the layout design ,verifies DRC and LVS with Assura Tools to prove the layout design of this article fully meet the requirements.Key Words:samply and hold circuit; layout design; cmos technology; full-custom. 北京理工大学珠海学院 2010届本科生毕业设计(论文) II目 录摘 要 .IABSTRACT.II1.绪论 .01.1版图的意义 .01.2版图设计的原因 .12 A/D 电路介绍 .22.1 A/D芯片的电路原理 .22.1.1 闪烁型 A/D转换电路 .22.1.2 电容积分型 A、D 转换电路 .32.1.3 逐次逼近型 A/D转换电路 .32.1.4 -型 A/D转换电路 .42.1.5流水线型 A/D转换电路 .52.2 本文版图设计的 A/D电路详情 .63.版图前准备 .73.1电路原理图分析 .74.版图设计方案 .104.1版图设计工具 Virtuoso简介 .104.2 版图设计的要求 .11 北京理工大学珠海学院 2010届本科生毕业设计(论文) III4.2.1 布局 .114.2.2 单元配置 .124.2.3 布线 .124.2.4其他注意 .135.版图设计 .145.1 CMOS工艺简介 .145.2 MOS管设计 .155.2.1 MOS管图形尺寸的设计 .155.2.1.1 MOS管宽长比(W/L)的确定 .155.2.1.2 MOS管沟道长度(L)的确定 .165.2.1.3 MOS管沟道宽度(W)的确定 .175.2.1.4 MOS管源漏区尺寸的确定 .175.2.2 MOS管版图 .175.3 电容版图 .195.4 电阻版图 .205.5 CMOS保护环 .235.6 寄生参数 .245.7衬底噪声分析 .265.8天线效应的分析 .275.9 MOS管的匹配分 .275.10 模块版图设计 .305.11 版图 .31 北京理工大学珠海学院 2010届本科生毕业设计(论文) IV6.物理验证 .366.1 DRC检查 .366.2 LVS检查 .387.参数提取和后仿真 .407.1 参数提取 .
网站客服QQ:2055934822
金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号