资源预览内容
第1页 / 共10页
第2页 / 共10页
第3页 / 共10页
第4页 / 共10页
第5页 / 共10页
第6页 / 共10页
第7页 / 共10页
第8页 / 共10页
第9页 / 共10页
第10页 / 共10页
亲,该文档总共10页全部预览完了,如果喜欢就下载吧!
资源描述
信息系统管理工程师 http:/www.educity.cn/rk/isme/index.html信息系统管理工程师备考知识点精讲(第1章)信息系统管理工程师是全国计算机技术与软件专业技术资格考试(简称计算机软件资格考试)中的一个中级考试。信息系统管理工程师考试要求考生掌握计算机系统、操作系统、数据库、计算机网络、信息化和信息系统等相关知识内容。信息系统管理工程师考试要求掌握的内容宽且多,备考期间哪些内容是需要重点掌握的呢?下面跟着希赛软考学院来学习信息系统管理工程师考试第一章部分要重点掌握的内容。数值1.R进制转十进制:使用按权展开法将R进制数的每一位数值用Rk形式表示;幂的底数是R:例如:二进制底数R就是2指数为k:k与该位和小数点之间的距离有关;当该位位于小数点左边,k值是该位和小数点之间数码的个数;当该位位于小数点右边,k值是负值,其绝对值是该位和小数点之间数码的个数加12.定点整数/定点小数机器数:各种数值在计算机中表示的形式称为机器数,特点:二进制数制;数符用0/1表示;小数点不占位置带符号的数:机器数的最高位表示符合定点整数(纯整数)):约定小数点的位置在机器数的最低位之后定点小数(纯小数)):约定小数点的位置在机器数的最高数值位之前(带符号数,最高数值位是在符号位之后)。总线1、总线的分类数据总线:传送数据信息,CPU一次传输的数据与数据总线带宽相等控制总线:传送控制信号和时序信号,如读/写、片选、中断响应信号等地址总线:传送地址,它决定了系统的寻址空间2、总线的性能指标总线的带宽:即单位时间内总线上可传输的数据量,单位是MB/s总线的位宽:即总线能同时传输的数据位数,有32位、64位等总线的工作频率:即总线的时钟频率,它是协调总线上各种操作的时钟频率BIOS/CMOSCMOS:是主板上的一块可读写的RAM芯片;保存计算机基本启动信息(如日期、时间、启动设置等)的芯片;由主板的电池供电,即使系统掉电,信息也不会丢失BIOS:是微机的基本输入输出系统;是主板上的一块EPROM或EEPROM芯片,里面装有系统的重要信息和设置系统参数的设置程序(BIOSSetup程序)流水线流水线:是指在程序执行时多条指令重叠进行操作的一种准并行处理实现技术。各种部件同时处理是针对不同指令而言的,它们可同时为多条指令的不同部分进行工作,以提高各部件的利用率和指令的平均执行速度流水线周期:为执行时间最长的一段流水线计算公式:单条指令所需时间+(n-1)*(流水线周期)流水线的吞吐率(TP):是指在单位时间内流水线所完成的任务数量或输出的结果数量。指令1、指令相关概念指令:一条指令就是机器语言的一个语句,它是一组有意义的二进制代码,指令的基本格式如下:操作码部分:指出了计算机要执行什么性质的操作,如加法、减法、取数、存数等。地址码字段:需要包含各操作数的地址及操作结果的存放地址等,从其地址结构的角度可以分为三地址指令、二地址指令、一地址指令和零地址指令指令流:指计算机执行的指令序列数据流:指指令流调用的数据序列多重性:指计算机同时处理的指令或数据的个数2、CISC与RISC复杂指令集计算机(CISC)的基本思想:进一步增强原有指令的功能,用更为复杂的新指令取代原先由软件子程序完成的功能,实现软件功能的硬化,导致机器的指令系统越来越庞大而复杂。精简指令集计算机(RISC)的基本思想:通过减少指令总数和简化指令功能,降低硬件设计的复杂度,使指令能单周期执行,并通过优化编译,提高指令的执行速度,采用硬线控制逻辑,优化编译程序。输入输出内存与接口地址独立编制方式:内存地址和接口地址完全独立的两个地址空间,它们是完全独立的并且是相互隔离的。访问数据时所使用的指令也完全不同,用于接口的指令只用于接口读写,其余的指令全都是用于内存的。因此,在编程序或读程序中很容易使用和辨认内存与接口统一编址方法:内存地址和接口地址统一在一个公共的地址空间里,即内存单元和接口共用地址空间。在这些地址空间里划出一部分地址分配给接口使用,其余地址归内存单元使用。分配给内存的地址区间只能用于内存单元,接口绝不允许使用。同样,分配给接口的地区间内存单元也绝不能再用。这种编址方法的优点是原则上用于内存的指令全部都可以用于接口,其中一部分分配给接口使用,剩余的为内存所用,这经常会导致内存地址不连续。当用于内存的指令和用于接口的指令是完全一样的,维护程序时就需根据参数定义表仔细加辨认。直接程序控制(无条件传送/程序查询方式):无条件传送:在此情况下,外设总是准备好的,它可以无条件地随时接收CPU发来的输出数据,也能够无条件地随时向CPU提供需要输入的数据程序查询方式:在这种方式下,利用查询方式进行输入输出,就是通过CPU执行程序查询外设的状态,判断外设是否准备好接收数据或准备好了向CPU输入的数据,中断方式:由程序控制I/O的方法,其主要缺点在于CPU必须等待I/O系统完成数据传输任务,在此期间CPU需要定期地查询I/O系统的恶状态,以确认传输是否完成。因此整个系统的性能严重下降。DMA:是指数据在内存与I/O设备间的直接成块传送,即在内存与I/O设备间传送一个数据块的过程中,不需要CPU的任何干涉,只需要CPU在过程开始启动(即向设备发出“传送一块数据”的命令)与过程结束(CPU通过轮询或中断得知过程是否结束和下次操作是否准备就绪)时的处理。实际操作由DMA硬件直接执行完成,CPU在此传送过程中做别的事情.寻址方式立即寻址:是一种特殊的寻址方式,指令中在操作码字段后面的部分不是通常意义上的操作数地址,而是操作数本身,也就是说数据就包含在指令中,只要取出指令,也就取出了可以立即使用的操作数。直接寻址:在直接寻址中,指令中地址码字段给出的地址A就是操作数的有效地址,即形式地址等于有效地址。间接寻址:间接寻址意味着指令中给出的地址A不是操作数的地址,而是存放操作数地址的主存单元的地址,简称操作数地址的地址。寄存器寻址:寄存器寻址指令的地址码部分给出了某一个通用寄存器的编号Ri,这个指定的寄存器中存放着操作数。寄存器间接寻址:在寄存器间接寻址方式中,寄存器内存放的是操作数的地址,而不是操作数本身,即操作数是通过寄存器间接得到的。校验码奇偶校验是一种简单有效的校验方法通过在编码中增加一位校验位来使编码中的1的个数为奇数(奇校验)或者为偶数(偶校验),从而使码距变为2CRC利用生成多项式为K个数据位产生r个校验位来进行编码其编码长度为:k+r多项式与二进制有直接对应关系x的最高幂次对应二进制数的最高位,以下各位对应多项式的各幂次,有此幂次项对应1,无此幂次项对应0可以看出:x的最高幂次为R,转换成对应的二进制数有R+1位多项式包括生成多项式G(x)和信息多项式C(x)生成多项式是接收方和发送方的一个约定,也就是一个二进制数,在整个传输过程中,这个数始终保持不变在发送方,利用生成多项式对信息多项式做模2运算,生成校验码在接受方利用生成多项式对收到的编码多项式做模2运算检测和确定错误位置应满足条件:1、生成多项式的最高位和最低位必须为12、当被传送信息(CRC码)任何一位发生错误时,被生成多项式做模2运算后应该使该余数不为03、不同位发生错误时,应该使余数不同4、对余数继续做模2运算,应使余数循环CPU1、CPU中的相关组件程序计数器:是用于存放下一条指令所在单元的地址的地方。在程序执行前,必须将程序的起始地址,即程序的一条指令所在的内存单元地址送入程序计数器,当执行指令时,CPU将自动修改程序计数器的内容,即每执行一条指令程序计数器增加一个量,使其指向下一个待指向的指令。程序的转移等操作也是通过该寄存器来实现的。地址寄存器:一般用来保存当前CPU所访问的内存单元的地址,以方便对内存的读写操作。累加器:是专门存放算术或逻辑运算的一个操作数和运算结果的寄存器ALU:是CPU的执行单元,主要负责运算工作。指令寄存器:一般用来保存当前正在执行的一条指令。数据寄存器:主要是用来保存操作数和运算结果等信息的,其目的是为了节省读取操作数所需占用总线和访问存储器的时间。地址寄存器:一般用来保存当前CPU所访问的内存单元的地址,以方便对内存的读写操作。2、CPU的性能指标主频:即CPU的工作频率,单位是Hz(赫兹)字长:即CPU的数据总线一次能同时处理数据的位数CPU缓存(CacheMemory):是位于CPU与内存之间的临时存储器核心数量:是指在一枚处理器中集成两个或多个完整的计算引擎(内核)如需了解更多教程精讲资讯请到希赛网进行查看!
网站客服QQ:2055934822
金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号