资源预览内容
第1页 / 共15页
第2页 / 共15页
第3页 / 共15页
第4页 / 共15页
第5页 / 共15页
第6页 / 共15页
第7页 / 共15页
第8页 / 共15页
第9页 / 共15页
第10页 / 共15页
亲,该文档总共15页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述
学 号: 04课 程 设 计题 目基本模型机的设计加减法指令的实现学 院计算机科学与技术学院专 业物联网工程班 级1103姓 名母世涛指导教师程艳芬2013年1月17日目录课程设计任务书31.设计的目的及设计原理41.1设计的目的41.2设计的原理42.模型机设计52.1模型机的逻辑框图52.2指令系统及其指令格式53.微程序设计及实现83.1 微程序入口地址的形成84.模型机中时序的设计。94.1时序图94.2 指令执行流程105.源程序,程序的指令代码及微程序115.1源程序115.2程序的指令代码116.上机实现116.1运行流程图126.2累加器A、寄存器、存储器的数据变化以及数据流程137.课程设计总结13课程设计任务书学生姓名: 母世涛 专业班级: 物联网1103班 指导教师: 程艳芬 工作单位: 计算机科学与技术学院 题 目: 基本模型机的设计加减法指令的实现初始条件: 理论:学完“电工电子学”、“数字逻辑”、和“计算机组成原理”课程,掌握计算机组成原理实验平台的使用。 实践:计算机学院科学系实验中心提供计算机、实验的软件、硬件平台,在实验中心硬件平台验证设计结果。要求完成的主要任务: (包括课程设计工作量及其技术要求,以及说明书撰写等具体要求)1、基本模型机系统分析与设计,利用所学的计算机组成原理课程中的知识和提供的实验平台完成设计任务,从而建立清晰完整的整机概念。2、根据课程设计题目的要求,编制实验所需的程序,上机测试并分析所设计的程序。3、课程设计的书写报告应包括: (1)课程设计的题目。 (2)设计的目的及设计原理。 (3)根据设计要求给出模型机的逻辑框图。 (4)设计指令系统,并分析指令格式。 (5)设计微程序及其实现的方法(包括微指令格式的设计,后续微地址的产生方法以及微程序入口地址的形成)。 (6)模型机当中时序的设计安排。 (7)设计指令执行流程。 (8)给出编制的源程序,写出程序的指令代码及微程序。 (9)说明在使用软件HKCPT的联机方式与脱机方式的实现过程(包括编制程序中加减法指令的时序分析,累加器A和有关寄存器、存储器的数据变化以及数据流程)。 (10)课程设计总结(设计的特点、不足、收获与体会)。时间安排: 周一:熟悉相关资料。 周二:系统分析,设计程序。 周三、四:编程并上实验平台调试 周五:撰写课程设计报告。指导教师签名: 年 月 日系主任(或责任教师)签名: 年 月 日模型机的设计加减法指令的实现1.设计的目的及设计原理1.1设计的目的1.掌握各单元模块的工作原理,进一步将其组成完整的系统,构造成1台基本的模型计算机。2.掌握计算机组成原理实验平台的使用,加深对计算机各模块协同工作的认识,建立清晰完整的整机概念。3.通过使用软件HKCPT,了解程序编译、加载的过程。4.通过微单步、单拍调试,理解模型机中的数据流向。1.2设计的原理CPU是计算机核心,它是通过指令和微指令的执行来工作的。一个微命令驱动某个硬件部件执行某种操作,从而达到由计算机指令来驱动计算机各个硬部件的协调工作以实现一条指令的执行。本实验中的各个模块中,各模块控制信号都是手动模拟产生。而在真正的实验中,模型机的运行是在微程序的控制下,实现特定指令的功能。在此实验平台中,一条机器指令对应一个微程序,模型机从内存中取出、解释、执行机器指令都将由微指令和之相配合的时序来完成。2.模型机设计2.1模型机的逻辑框图简单的模型计算机是由算术逻辑单元、微程序单元、堆栈寄存器单元、累加器,启停、时序单元、总线和存储器单元组成。在模型机中,我们将要实现RAM的读写指令,寄存器的读写指令,跳转指令,ALU的加、减、与、或指令。把通用寄存器作为累加器A,进行左、右移等指令,整体构成一个单累加器多寄存器的系统。IR2-OPC-OALU-OCYZD微地址ALUDR1DR2AR0R1R2R3245245 PC245245IR2RAMIR6264*3指令译码163*2 微地址寄存器图如上:2.2指令系统及其指令格式2.2.1指令类型::此实验涉及的指令如下几种: MOV A , #55; /将立即数55传送到累加器A中MOV R0,#66; /将立即数66传送到寄存器R0中 ADD A,R0; /将累加器A和寄存器R0中的内容相加,结果送入累加器A中MOV R1,#33; /将立即数33传送到寄存器R1中SUB A,R1; /将累加器A中的内容减去寄存器R1中的内容,结果送入累加器A;STA 10; /A-RAMHALT ; /停机指令系统如下表:指令助记符指令功能指令编码微周期微操作取指微指令T0PC-地址总线-RAMRAM-数据总线-IR1ADD A,R0ADD A,R1ADD A,R2ADD A,R3(A)+(Ri)- A0C0D0E0FT0T1T2T3A-数据总线-DR1Ri-数据总线-DR2ALU-数据总线-A、置CY取指微指令SUB A,R0SUB A,R1SUB A,R2SUB A,R3(A)-(Ri)- A1C1D1E1FT0T1T2T3A-数据总线-DR1Ri-数据总线-DR2ALU-数据总线-A、置CY取指微指令MOV A,R0MOV A,R1MOV A,R2MOV A,R3(RI)-A3C3D3E3FT0T1RI-数据总线-A取指微指令MOV R0,AMOV R1,AMOV R2,AMOV R3,AA-(RI)4C4D4E4FT0T1A-数据总线-RI取指微指令MOV A,#dataData-A5FT0T1RAM-数据总线-A取指微指令STA addr(A)-addr8FT0T1T2RAM-数据总线-IR2IR2-地址总线,A-RAM取指微指令HALT停机FFT0停机微指令如下指令助记符微程序控制单元微指令00H4D FF FFMOV A,#5517HDD FB FF18H4D FF FFMOV R0,#661BHDD BF FF1CH4D FF FFADD A,R003HFF FC F904HFF 7F 7905HFF FB A906H4D FF FFMOV R1,#331BHDD BF FF1CH4D FF FFSUB A,R107HFF FC D608HFF 7F 5609HFF FB 860AH4D FF FFSTA 1023HD5 FF FF24HBB FD FF25H4D FF FFHALTSFHFF DF FF2.2.2指令格式一般指令由操作码和操作码组成,如下所示:操作码地址码 3.微程序设计及实现3.1 微程序入口地址的形成当微指令格式确定后,就需要确定后续微指令地址。通常是先确定微程序分支处的微地址,因为微程序分支处需要进行判断测试。微指令由ROM读出后直接给出下一条微指令的地址,这个地址就放在微地址寄存器中。当微程序出现分支时,通过地址转移逻辑去修改微地址寄存器内容,并按修改好的微地址读出下条微指令。微程序首地址形成MD7MD6MD5MD4MD3MD2MD1MD000I7I6I5I411按操作码散转指令操作码微程序首地址MD7、MD6I7I6I5I4MD1、MD0MD7MD0000001003H000011007H00010100BH00011100FH001001013H001011017H00110101BH00111101FH010001023H010011027H01010102BH01011102FH011001033H011011037H01110103BH01111103FH在00H放置了一条取址指令,当实验平台开始运行时,微地址从00H开始运行,根据程序开始地址从内存中读出第一条指令。微指令的运行顺序采用计数增量方法,下一条微指令的地址确定方法,是通过上一条微指令执行后微地址自动加一得到的。4.模型机中时序的设计。4.1时序图在此次实验中,由监控单元产生一个PLS-O的信号来控制时序产生。PLS-O信号经过时序单元的处理产生了4个脉冲信号(如下图所示:)。4个脉冲信号组成一个微周期,为不同的寄存器提供工作脉冲。PLS1:微地址寄存器的工作脉冲,用来设置微程序的首地址及微地址加1。PLS2:PC 计数器的工作脉冲,根据微指令的控制实现PC 计数器加1和重置PC 计数器(跳转指令)等功能。PLS3:把24位微指令打入3片微指令锁存器。PLS4:把当前总线上的数据打入微指令选通的寄存器中。SIGNPLS1PLS2PLS3PLS44.2 指令执行流程根据模型机整机逻辑图和目前硬件条件来设计指令系统中每条指令的执行流程。我们选取MOV R1,#33为列;指令功能为:66H-R0,需执行如下微操作:(PC)+1-PC ;PC加1,为取本指令下一字节准备(RAM)-ODB-IDB-R0 ;取出本指令第二字节(即33H)送R1(PC)+1-PC ;PC加1,为取下条指令字节做准备(PC)-
网站客服QQ:2055934822
金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号