资源预览内容
第1页 / 共4页
第2页 / 共4页
第3页 / 共4页
第4页 / 共4页
亲,该文档总共4页全部预览完了,如果喜欢就下载吧!
资源描述
时钟电路是数字系统不可缺少的一个重要组成部分,因为数字电路只有在时钟电路的驱动下才可正常工作。根据应用场合的不同,不同数字电路选择使用不同类型的时钟发生器。因交通灯控制系统的秒信号精度不高,故可选用 555 定时器,也可选用 RC 环行振荡器,考虑到红灯亮的时间与倒计数的时间一致,本系统选用 CD4060 计数器来得到一个时钟脉冲。本设计通过 CD4060 计数器产生的是 2Hz 的时钟脉冲,不符合系统要求的 1Hz 时针脉冲,所以需要一个分频电路,即把 CD4060所产生的信号进行 2 分频。该分频电路可以用任何一个二进制计数器来实现。本文选用 74HC390 计数器来实现,74HC390 是一个双二-五- 十进制加法计数器,其引脚接法及功能如下所示: 每个集成块中由 2 组计数器,每组计数器由两个计数器组成,共有 4 个计数器。 每组计数器内有 1 个一位二进制计数器和 1 个五进制计数器。它们可以单独计数,但清零时同时清零。A,B 为时钟脉冲的输入,下降沿触发。QA,QB,QC,QD 为计数输出。 如 1 位二进制计数器的输出 QA 接上五进制计数器的时钟脉冲的输入 B,则构成 8421BCD 码十进制的计数器。A 为时钟脉冲的输入,QA,QB,QC,QD 为输出,QD 是最高位;五进制计数器的输出 QD 接上二进制计数器时钟脉冲输入 A,则构成 5421BCD 码十进制的计数器,B 为时钟脉冲的输入, QA,QB,QC,QD 为输出,QA 是最高位。 清零 RD 为异步清零,高电平有效。在本电路中,将 clka 与 CD4060 脉冲发生器的时钟输出相连, Qa即为 1Hz 时钟输出。其具体电路如图 3 所示。表 2 74HC390 的功能表输入 输出R01 R02 S91 S92 CPA CPB QD QC QB QA1 1 0 0 0 0 01 1 0 0 0 0 00 1 1 1 0 0 10 1 1 1 0 0 1CP 0 二进制计数0 CP 五进制计数CP QA 8421 码十进制计数R01 R02=0 S91 S92=0QD CP 5421 码十进制计数
收藏 下载该资源
网站客服QQ:2055934822
金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号