资源预览内容
第1页 / 共6页
第2页 / 共6页
第3页 / 共6页
第4页 / 共6页
第5页 / 共6页
第6页 / 共6页
亲,该文档总共6页全部预览完了,如果喜欢就下载吧!
资源描述
1本科生期末试卷 二 一选择题(每小题 1 分,共 10 分)1 六七十年代,在美国的_州,出现了一个地名叫硅谷。该地主要工业是_它也是_的发源地。A 马萨诸塞 ,硅矿产地,通用计算机B 加利福尼亚,微电子工业,通用计算机C 加利福尼亚,硅生产基地,小型计算机和微处理机D 加利福尼亚,微电子工业,微处理机2 若浮点数用补码表示,则判断运算结果是否为规格化数的方法是_。A 阶符与数符相同为规格化数B 阶符与数符相异为规格化数C 数符与尾数小数点后第一位数字相异为规格化数D 数符与尾数小数点后第一位数字相同为规格化数3 定点 16 位字长的字,采用 2 的补码形式表示时,一个字所能表示的整数范围是_。A -215 +(2 15 -1) B -(2 15 1) + (2 15 1) C -(2 15 + 1) +215 D -215 +215 4 某 SRAM 芯片,存储容量为 64K16 位,该芯片的地址线和数据线数目为_。A 64,16 B 16,64 C 64,8 D 16,16 。5 交叉存贮器实质上是一种_存贮器,它能_执行_独立的读写操作。A 模块式,并行,多个 B 模块式串行,多个C 整体式,并行,一个 D 整体式,串行,多个6 用某个寄存器中操作数的寻址方式称为_寻址。A 直接 B 间接 C 寄存器直接 D 寄存器间接7 流水 CPU 是由一系列叫做“段”的处理线路所组成,和具有 m 个并行部件的CPU 相比,一个 m 段流水 CPU_。A 具备同等水平的吞吐能力 B 不具备同等水平的吞吐能力C 吞吐能力大于前者的吞吐能力 D 吞吐能力小于前者的吞吐能力8 描述 PCI 总线中基本概念不正确的句子是_。A HOST 总线不仅连接主存,还可以连接多个 CPUB PCI 总线体系中有三种桥,它们都是 PCI 设备C 以桥连接实现的 PCI 总线结构不允许许多条总线并行工作D 桥的作用可使所有的存取都按 CPU 的需要出现在总线上9 计算机的外围设备是指_。A 输入/输出设备 B 外存储器C 远程通信设备 D 除了 CPU 和内存以外的其它设备10 中断向量地址是:_。A 子程序入口地址 B 中断服务例行程序入口地址C 中断服务例行程序入口地址的指示器 D 中断返回地址二. 填空题 (每题 3 分,共 15 分)1 为了运算器的 A. _,采用了 B. _进位,C. _乘除法和流水线等并行措2施。2 相联存储器不按地址而是按 A. _访问的存储器,在 cache 中用来存放 B. _,在虚拟存储器中用来存放 C. _。3 硬布线控制器的设计方法是:先画出 A. _流程图,再利用 B. _写出综合逻辑表达式,然后用 C. _等器件实现。4 磁表面存储器主要技术指标有 A._,B. _,C. _,和数据传输率。5 DMA 控制器按其 A. _结构,分为 B. _型和 C. _型两种。三 (9 分)求证:X 补 + Y 补 = X + Y 补 (mod 2)四 (9 分)某计算机字长 32 位,有 16 个通用寄存器,主存容量为 1M 字,采用单字长二地址指令,共有 64 条指令,试采用四种寻址方式(寄存器、直接、变址、相对)设计指令格式。五 (9 分)如图 B2.1 表示使用快表(页表)的虚实地址转换条件,快表存放在相联存贮器中,其中容量为 8 个存贮单元。问:(1) 当 CPU 按虚拟地址 1 去访问主存时,主存的实地址码是多少?(2) 当 CPU 按虚拟地址 2 去访问主存时,主存的实地址码是多少?(3) 当 CPU 按虚拟地址 3 去访问主存时,主存的实地址码是多少?页号 该页在主存中的起始地址 虚拟地址 页号 页内地址15 03247012848 0516332576415530420003800096000 60000400008000050000700001 2 3图 B2.1六 (10 分)假设某计算机的运算器框图如图 B2.2 所示,其中 ALU 为 16 位的加法器,S A 、S B 为 16 位暂存器, 4 个通用寄存器由 D 触发器组成,Q 端输出,其读写控制如下表所示:读控制 写控制 R0 RA0 RA1 选择 W WA0 WA1选择111100011x0101xR0R1R2R3不读出111100011x0101xR0R1R2R3不写入3要求:(1)设计微指令格式。(2)画出 ADD,SUB 两条指令微程序流程图。七 (9 分)画出单机系统中采用的三种总线结构。八 (9 分)试推导磁盘存贮器读写一块信息所需总时间的公式。图 B2.2九 (10 分)机动题十 (10 分)机动题本科生期末试卷二答案 一选择题1. D 2. C 3. A 4. D 5. A 6. C 7. A 8. C 9. D 10. C二 填空题1. A.高速性 B.先行 C.阵列。2. A.内容 B.行地址表 C.页表和段表。3. A.指令周期 B.布尔代数 C.门电路、触发器或可编程逻辑。4. A.存储密度 B.存储容量 C.平均存取时间。5. A.组成结构 B.选择 C.多路。三 解:(1)x 0 , y 0 , 则 x + y 0X补 + Y 补 = x + y = X + Y 补 (mod 2)(2) x 0 , y 0 或 x + y 0 时,2+(x+y)2,进位 2 必丢失,又因(x+y)0,所以X补 + Y 补 =x+y= X + Y 补 (mod 2)当 x+y 0 , 则 x + y 0 或 x + y ALU CLR P字段下址字段各字段意义如下:R 通用寄存器读命令W通用寄存器写命令.RA0RA1读 R0R3 的选择控制。WA0WA1写 R0R3 的选择控制。SB-ALU5LDSA打入 SA 的控制信号。LDSB打入 SB 的控制信号。SB-ALU打开非反向三态门的控制信号。SB-ALU打开反向三态门的控制信号,并使加法器最低位加 1。CLR暂存器 SB 清零信号。 一段微程序结束,转入取机器指令的控制信号。(2)ADD、SUB 两条指令的微程序流程图见图 B2.3 所示。七三种系统总线结构如图 B2.4 所示,从上到下为单总线,双总线,三总线: 6图 B2.4八解:设读写一块信息所需总时间为 T,平均找到时间为 Ts,平均等待时间为 TL,读写一块信息的传输时间为 Tm,则: T=TsT LT m。假设磁盘以每秒 r 转速率旋转,每条磁道容量为 N 个字,则数据传输率 =rN 个字/秒。又假设每块的字数为 n,因而一旦读写头定位在该块始端,就能在 Tm(n / rN)秒的时间中传输完毕。TL 是磁盘旋转半周的时间,T L=(1/2r)秒,由此可得: T=Ts1/2rn/rN 秒
网站客服QQ:2055934822
金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号