资源预览内容
第1页 / 共19页
第2页 / 共19页
第3页 / 共19页
第4页 / 共19页
第5页 / 共19页
第6页 / 共19页
第7页 / 共19页
第8页 / 共19页
第9页 / 共19页
第10页 / 共19页
亲,该文档总共19页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述
模拟、模拟电路(Analog Circuit):处理模拟信号的电子电路 模拟信号:时间和幅度都连续的信号(连续的含义是在某以取值范围那可以取无穷多个数值) 。数字、数字信号指幅度的取值是离散的,幅值表示被限制在有限个数值之内。二进制码就是一种数字信号。二进制码受噪声的影响小,易于有数字电路进行处理,所以得到了广泛的应用。CMOS(Complementary Metal Oxide Semiconductor) ,互补金属氧化物半导体,电压控制的一种放大器件。是组成 CMOS 数字集成电路的基本单元。MCU(MicroControllerUnit)中文名称为微控制单元,又称单片微型计算机(SingleChipMicrocomputer)或者单片机,是指随着大规模集成电路的出现及其发展,将计算机的 CPU、RAM、ROM 、定时数器和多种 I/O 接口集成在一片芯片上,形成芯片级的计算机,为不同的应用场合做不同组合控制。RISC( reduced instruction set computer,精简指令集计算机)是一种执行较少类型计算机指令的微处理器,起源于 80 年代的 MIPS 主机(即 RISC 机) ,RISC 机中采用的微处理器统称 RISC 处理器。这样一来,它能够以更快的速度执行操作(每秒执行更多百万条指令,即 MIPS) 。因为计算机执行每个指令类型都需要额外的晶体管和电路元件,计算机指令集越大就会使微处理器更复杂,执行操作也会更慢。CISC、 DSP、ASIC、FPGAASIC:专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的。根据一个用户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路。与门阵列等其它 ASIC(Application Specific IC)相比,它们又具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点3、基尔霍夫定律的内容是什么?(仕兰微电子)第一个就是流进去的电流等于流出的电流第二个就是闭合回路上面每个元件的电压加起来等于 0,都要注意正负。基尔霍夫定律(Kirchhoff Law)基尔霍夫电流定律 (KCL): 对任一集总参数电路中的任一节点,在任一瞬间,流出该节点的所有电流的代数和恒为零。基尔霍夫电压定律(KVL): 对任一集总参数电路中的任一回路,在任一瞬间,沿此回路的各段电压的代数和恒为零。4、平板电容公式 C=S/4 kd5、三极管曲线特性。截止:UBE0.7V UBEq,还有 clock 的 delay,写出决定最大时钟的因素,同时给出表达式。 (威盛 VIA 2003.11.06 上海笔试试题)18、说说静态、动态时序模拟的优缺点。 (威盛 VIA 2003.11.06 上海笔试试题)19、一个四级的 Mux,其中第二级信号为关键信号 如何改善 timing。 (威盛 VIA 2003.11.06 上海笔试试题)20、给出一个门级的图,又给了各个门的传输延时,问关键路径是什么,还问给出输入,使得输出依赖于关键路径。 (未知)21、逻辑方面数字电路的卡诺图化简,时序(同步异步差异) ,触发器有几种(区别,优点) ,全加器等等。 (未知)22、卡诺图写出逻辑表达使。 (威盛 VIA 2003.11.06 上海笔试试题)23、化简 F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和。 (威盛)24、please show the CMOS inverter schmatic,layout and its cross sectionwith P-well process.Plot its transfer curve (Vout-Vin) And also explain the operation region of PMOS and NMOS for each segment of the transfer curve? (威盛笔试题 circuit design-beijing-03.11.09)25、To design a CMOS invertor with balance rise and fall time,please define the ration of channel width of PMOS and NMOS and explain?26、为什么一个标准的倒相器中 P 管的宽长比要比 N 管的宽长比大?(仕兰微电子)unCoxW/L?27、用 mos 管搭出一个二输入与非门。 (扬智电子笔试)28、please draw the transistor level schematic of a cmos 2 input AND gate and explain which input has faster response for output rising edge.(less delay time)。 (威盛笔试题 circuit design-beijing-03.11.09)29、画出 NOT,NAND,NOR 的符号,真值表,还有 transistor level 的电路。 (Infineon 笔试)30、画出 CMOS 的图,画出 tow-to-one mux gate。 (威盛 VIA 2003.11.06 上海笔试试题)31、用一个二选一 mux 和一个 inv 实现异或。 (飞利浦大唐笔试)32、画出 Y=A*B+C 的 cmos 电路图。 (科广试题)33、用逻辑们和 cmos 电路实现 ab+cd。 (飞利浦大唐笔试)34、画出 CMOS 电路的晶体管级电路图,实现 Y=A*B+C(D+E)。 (仕兰微电子)35、利用 4 选 1 实现 F(x,y,z)=xz+yz。 (未知)36、给一个表达式 f=xxxx+xxxx+xxxxx+xxxx 用最少数量的与非门实现(实际上就是化简) 。37、给出一个简单的由多个 NOT,NAND,NOR 组成的原理图,根据输入波形画出各点波形。(Infineon 笔试)38、为了实现逻辑(A XOR B)OR (C AND D) ,请选用以下逻辑中的一种,并说明为什么?1)INV 2)AND 3)OR 4)NAND 5)NOR 6)XOR 答案:NAND(未知)39、用与非门等设计全加法器。 (华为)40、给出两个门电路让你分析异同。 (华为)41、用简单电路实现,当 A 为输入时,输出 B 波形为(仕兰微电子)42、A,B,C,D,E 进行投票,多数服从少数,输出是 F(也就是如果 A,B,C,D,E 中 1 的个数比0 多,那么 F 输出为 1,否则 F 为 0) ,用与非门实现,输入数目没有限制。 (未知)43、用波形表示 D 触发器的功能。 (扬智电子笔试)44、用传输门和倒向器搭一个边沿触发器。 (扬智电子笔试)45、用逻辑们画出 D 触发器。 (威盛 VIA 2003.11.06 上海笔试试题)46、画出 DFF 的结构图,用 verilog 实现之。 (威盛)47、画出一种 CMOS 的 D 锁存器的电路图和版图。 (未知)48、D 触发器和 D 锁存器的区别。 (新太硬件面试)49、简述 latch 和 filp-flop 的异同。 (未知)50、LATCH 和 DFF 的概念和区别。 (未知)51、latch 与 register 的区别,为什么现在多用 register.行为级描述中 latch 如何产生的。 (南山之桥)52、用 D 触发器做个二分颦的电路 .又问什么是状态图。 (华为)53、请画出用 D 触发器实现 2 倍分频的逻辑电路?(汉王笔试)54、怎样用 D 触发器、与或非门组成二分频电路?(东信笔试)55、How many flip-flop circuits are needed to divide by 16? (Intel) 16 分频?56、用 filp-flop 和 logic-gate 设计一个 1 位加法器,输入 carryin 和 current-stage,输出carryout 和 next-stage. (未知)57、用 D 触发器做个 4 进制的计数。 (华为)58、实现 N 位 Johnson Counter,N=5。 (南山之桥)59、用你熟悉的设计方式设计一个可预置初值的 7 进制循环计数器,15 进制的呢?(仕兰微电子)60、数字电路设计当然必问 Verilog/VHDL,如设计计数器。 (未知)61、BLOCKING NONBLOCKING 赋值的区别。 (南山之桥)65、请用 HDL 描述四位的全加法器、 5 分频电路。 (仕兰微电子)66、用 VERILOG 或 VHDL 写一段代码,实现 10 进制计数器。 (未知)67、用 VERILOG 或 VHDL 写一段代码,实现消除一个 glitch。 (未知)68、一个状态机的题目用 verilog 实现(不过这个状态机画的实在比较差,很容易误解的) 。 (威盛 VIA 2003.11.06 上海笔试试题)69、描述一个交通信号灯的设计。 (仕兰微电子)70、画状态机,接受 1,2,5 分钱的卖报机,每份报纸 5 分钱。 (扬智电子笔试)71、设计一个自动售货机系统,卖 soda 水的,只能投进三种硬币,要正确的找回钱数。 ( 1)画出 fsm(有限状态机) ;(2)用 verilog 编程,语法要符合 fpga 设计的要求。 (未知)72、设计一个自动饮料售卖机,饮料 10 分钱,硬币有 5 分和 10 分两种,并考虑找零:(1)画出 fsm(有限状态机) ;(2)用 verilog 编程,语法要符合 fpga 设计的要求;(3)设计工程中可使用的工具及设计大致过程。 (未知)73、画出可以检测 10010 串的状态图,并 verilog 实现之。 (威盛)74、用 FSM 实现 101101 的序列检测模块。 (南山之桥)a 为输入端,b 为输出端,如果 a 连续输入为 1101 则 b 输出为 1,否则为 0。例如 a: 0001100110110100100110b: 0000000000100100000000请画出 state machine;请用 RTL 描述其 state machine。 (未知)78、sram,falsh memory ,及 dram 的区别?(新太硬件面试)79、给出单管 DRAM 的原理图(西电版数字电子技术基础 作者杨颂华、冯毛官 205 页图 914b) ,问你有什么办法提高 refresh time,总共有 5 个问题,记不起来了。 (降低温度,增大电容存储容量) (Infineon笔试)81、名词:sram,ssram,sdram名词 IRQ,BIOS,USB,VHDL,SDRIRQ: Interrupt ReQuestBIOS: Basic Input Output SystemUSB: Universal Serial BusVHDL: VHIC Hardware Description LanguageSDR: Single Data Rate压控振荡器的英文缩写(VCO)。动态随机存储器的英文缩写(DRAM)。名词解释,无聊的外文缩写罢了,比如 PCI、ECC、DDR、interrupt、pipeline、IRQ,BIOS,USB,VHDL,VLSI VCO(压控振荡器) RAM (动态随机存储器),FIR IIR DFT( 离散傅立叶变换)或者是中文的,比如: a.量化误差 b.直方图 c.白平衡3、什么叫做 OTP 片(OTP(一次性可编程))、掩膜片,两者的区别何在?(仕兰微面试题目)OTP 与掩膜 OTP 是一次性写入的单片机。过去认为一个单片机产品的成熟是以投产掩膜型单片
收藏 下载该资源
网站客服QQ:2055934822
金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号