资源预览内容
第1页 / 共12页
第2页 / 共12页
第3页 / 共12页
第4页 / 共12页
第5页 / 共12页
第6页 / 共12页
第7页 / 共12页
第8页 / 共12页
第9页 / 共12页
第10页 / 共12页
亲,该文档总共12页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述
存储器练习题 参考答案一、选择题(75+7 题)1、计算机系统中的存储器系统是指(D)。A、RAM 存储器 B、ROM 存储器C、主存储器 D、主存储器和外存储器2、存储器是计算机系统中的记忆设备,它主要用来(C)。 A、存放数据B、存放程序C、存放数据和程序D、存放微程序3、存储单元是指(B)。 A、存放一个二进制信息位的存储元B、存放一个机器字的所有存储元集合 C、存放一个字节的所有存储元集合D、存放两个字节的所有存储元集合4、计算机的存储器采用分级存储体系的主要目的是(D)。 A、便于读写数据B、减小机箱的体积 C、便于系统升级D、解决存储容量、价格和存取速度之间的矛盾5、存储周期是指(C)。 A、存储器的读出时间B、存储器的写入时间 C、存储器进行连续读和写操作所允许的最短时间间隔 D、存储器进行连续写操作所允许的最短时间间隔6、和外存储器相比,内存储器的特点是(C)。 A、容量大,速度快,成本低B、容量大,速度慢,成本高 C、容量小,速度快,成本高D、容量小,速度快,成本低7、某计算机字长 16位,它的存储容量 64K,若按字编址,那么它的寻址范围是(B)。 A、064K B、032KC、064KBD、032KB8、某 SRAM芯片,其存储容量为 64K16位,该芯片的地址线和数据线数目为(D)。 A、64,16B、16,64C、64,8D、16,169、某 DRAM芯片,其存储容量为 512K8位,该芯片的地址线和数据线数目为(D)。 A、8,512B、512,8C、18,8D、19,810、某机字长 32位,存储容量 1MB,若按字编址,它的寻址范围是(C)。 A、01MB、0512KBC、0256KD、0256KB11、某计算机字长 32位,其存储容量为 4MB,若按字编址,它的寻址范围是(A)。 A、01MB、04MBC、04MD、01MB12、某计算机字长 32位,其存储容量为 4MB,若按半字编址,它的寻址范围( C )。 A、04MB B、02MBC、02MD、01MB13、某计算机字长为 32位,其存储容量为 16MB,若按双字编址,它的寻址范围是(B)。 A、016MBB、08MC、08MBD、016MB14、某 SRAM芯片,其容量为 5128位,加上电源端和接地端,该芯片引出线的最小数目应为( D )。 A、23B、25C、50D、1915、相联存储器是按(C)进行寻址的存储器。 A、地址指定方式B、堆栈存取方式 C、内容指定方式 D、地址指定与堆栈存取方式结合16、主存储器和 CPU之间增加 cache的目的是(A)。 A、解决 CPU和主存之间的速度匹配问题B、扩大主存储器的容量 C、扩大 CPU中通用寄存器的数量 D、既扩大主存容量又扩大 CPU通用寄存器数量17、采用虚拟存储器的主要目的是(B)。 A、提高主存储器的存取速度 B、扩大主存储器的存储空间,并能进行自动管理和调度 C、提高外存储器的存取速度D、扩大外存储器的存储空间18、在虚拟存储器中,当程序在执行时,(D)完成地址映射。 A、程序员B、编译器C、装入程序D、操作系统19、下列说法中不正确的是(B)。 A、每个程序的虚地址空间可以大于实地址空间,也可以小于实地址空间 B、多级存储体系由 cache、主存和虚拟存储器构成 C、cache 和虚拟存储器这两种存储器管理策略都利用了程序的局部性原理 D、当 cache未命中时,CPU 可以直接访问主存,而外存与 CPU之间则没有直接通路20、在 cache的地址映射中,若主存中的任意一块均可映射到 cache内的任意一块的位置上,则这种方法称为(A)。 A、全相联映射B、直接映射C、组相联映射D、混合映射21、以下描述中基本概念正确的句子是(A)。 A、硬盘转速高,存取速度快B、软盘转速快,存取速度快 C、硬盘是接触式读写D、软盘是浮动磁头读写22、组成 2M*8bit的内存,可以使用( C )A、1M*8bit 进行并联 B、1M*4bit 进行串联 C、2M*4bit 进行并联 D、 2M*4bit 进行串联23、若 SRAM芯片容量为 2M*8bit,则该芯片引脚中地址线和数据线的数目之和是( B )A. 21 B. 29 C. 18 D.不可估计24、若 RAM中每个单元为 16位,则下面所述正确的是( B )A.地址线也是 16位 B.地址线与 16位无关 C.地址线与 16位有关 D.地址线不得少于 16位25、RAM 芯片串联时可以( B )A.增加存储字长 B.增加存储单元数量 C.提高存储器的速度 D.降低存储器的平均价格26、RAM 芯片并联时可以( A )A.增加存储字长 B. 增加存储单元数量 C.提高存储器的速度 D.降低存储器的平均价27、下面所叙述不正确的是( C )A.随机存储器可以随时存取信息,掉电后信息丢失B.访问随机存储器时,访问时间与单元的物理位置无关C.内存中存储的信息均是不可改变的D.随机存储器和制度存储器可以统一编址28、和外存相比,内存的特点是( C )A.容量大,速度快,成本低 B.容量大,速度慢,成本高C.容量小,速度快,成本高 D.容量小,速度快,成本低29、下列元件中存取最快的是( )A.Cache B.寄存器 C.内存 D.外存30、RAM 和 ROM的主要区别是( B )A.断电后,ROM 内保存的信息会丢失,RAM 则可长期保存而不会丢失B.断电后,RAM 内保存的信息会丢失,ROM 则可长期保存而不会丢失C.ROM是外存,RAM 是内存D.RAM是外存,ROM 是内存31、某计算机字长 16位,其存储容量为 2MB,按半字编址,它的寻址范围是( C )A.08M-1 B.04M-1 C.02M-1 D.01M-132、某计算机字长 32位,其存储容量为 8MB,按双字编址,它的寻址范围是( D )A.0256K-1 B.0512K-1 C.02M-1 D.01M-133、计算机的存储器采用分级方式是为了( B )A.减少主机箱的体积 B.解决容量、价格、速度三者之间的矛盾C.保存大量数据方便 D.操作方便34、在主机和 CPU之间增加 cache的目的是( C )A.增加内存容量 B.提高内存的可靠性C.解决 CPU与内存之间的速度匹配问题D.增加内存容量,同时加快存取速度35、采用虚拟存储器的主要目的( B )A.提高主存的存取速度 B.扩大存储器空间,并能进行自动管理C.提高外存的存取速度 D.扩大外存储器空间36、程序访问的局部性是使用( B )的依据。A.缓冲 B.Cache C.虚拟内存 D.进程 37、有关高速缓冲存储器的说法正确的是( B )A.只能在 CPU 以外 B.CPU 内外都可以设置 C.只能在 CPU以内 D.若存在 cache,CPU 就不能再访问主存38、软盘驱动器在寻找数据时( C )A.盘片不动,磁头运动 B.盘片运动,磁头不运动 C.盘片运动,磁头运动 D.盘片不动,磁头不运动39、磁盘存储器的记录方式一般采用( C )A.归零制 B.不归零制 C.改进的调频制 D.调相制40、一张 3.5英寸软盘的存储容量为( ) ,每个扇区存储的固定数据是(A) 。A.1.44MB,512B B.1MB,1024B C.2MB,256B D.1.44MB,512KB41、磁盘的等待时间通常指( A )A.磁盘转半周所需的时间 B.磁盘转 2/3周所需的时间C.磁盘转 1/3周所需的时间 D.磁盘转一周所需的时间42、以下描述中基本概念正确的句子是( A )A.硬盘转速高、存取速度快 B.软盘转速高、存取速度快C.硬盘是接触式读写 D.软盘是浮动磁头读写43、若磁盘的转速提高一倍,则( D )A.平均存取时间减半 B.平均寻道时间减半C.存储密度可以提高一倍 D.平均定位时间不变44、活动头磁盘存储器的平均存取时间是指( C )A.最大找道时间加上最小找道时间 B.平均找道时间C.平均找道时间加平均等待时间 D.平均等待时间45、活动头磁盘存储器的找道时间是指( C )A.最大找道时间 B.最小找道时间 C.最大找道时间加上最小找道时间的平均值D.最大找道时间加上最小找道时间 46、在下列几种存储器中,CPU 可直接访问的是( A ) 。 A. 主存储器 B. 磁盘 C. 磁带 D. 光盘47、在主存和 CPU之间增加 cache存储器的目的是( C )。A. 增加内存容量 B. 提高内存的可靠性C. 解决 CPU与内存之间的速度匹配问题 D.增加内存容量,同时加快存取速度48、SRAM 芯片,存储容量为 64K16位,该芯片的地址线和数据线数目为( B )。A64,16 B16,16 C64,8 D16,64。49、以下四种类型的半导体存储器中,以传输同样多的字为比较条件,则读出数据传输率最高的是( C )。A DRAM B SRAM C FLASH ROM D EPROM50、双端口存储器所以能进行高速读/写操作,是因为采用( D ) 。A.高速芯片 B 新型器件 C 流水技术 D 两套相互独立的读写电路51、某单片机字长 32位,其存储容量为 4MB。若按字编址,它的寻址范围是(A ) 。A.1M B.4MB C.4M D.1MB52、 EEPROM 是指(D )A.读写存储器 B 只读存储器 C 闪速存储器 D 电编程只读存储器53、一个 Cache-主存系统,采用 50MHz 的时钟,存储器以每一个时钟周期传输一个字的速率,连续传输 8 个字,以支持块长为 8 个字的 Cache,每个字 4 个字节。假设读操作所花的时间是:1 个周期接受地址,3 个周期延迟,8 个传输周期传输 8 个字;写操作所花的时间是:1 个周期接受地址,2 个周期延迟,8 个周期传输 8 个字,3 个周期恢复和写入纠错码,则当系统以 35%为读操作,65%为写操作的访问情况工作,则存储器最大带宽为( D )A133.2MBps B114.4MBps C126MBps D120.3MBps分析:时钟 50MHZ,时钟周期为 20ns.读操作的时间:Tr =(1+3+8)20ns = 240ns写操作的时间:Tw = (1+2+8+3)20ns = 280ns则综合加权的时间是:240ns0.35 + 280ns0.65 = 266ns带宽为(也就是 266ns 可以传输 8 个字,或者说传输 32 字节):Bn = 32B/(26610-9 s) 120.3MBps54、在下列Cache 替换算
收藏 下载该资源
网站客服QQ:2055934822
金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号