资源预览内容
第1页 / 共8页
第2页 / 共8页
第3页 / 共8页
第4页 / 共8页
第5页 / 共8页
第6页 / 共8页
第7页 / 共8页
第8页 / 共8页
亲,该文档总共8页全部预览完了,如果喜欢就下载吧!
资源描述
电子设计基础课程报告设计题目:设计题目:3/8 进制计数器设计进制计数器设计学生班级:学生班级:学生学号:学生学号:学生姓名:学生姓名:指导教师:指导教师:时时 间:间:2010-2011-1-19 周周信息工程学院信息工程学院0一.设计题目及要求采用 74LS161(40161)设计一个 3/8 进制的计数器,要求:1. 用数码管显示状态2. 用开关切换两种进制状态3. 计数脉冲由外部提供二.题目分析与方案选择利用 74LS161 的异步清零或同步置数设计一个 3/8 进制的计数器,这 里我采用异步清零法,应注意的是异步清零法要比设计的进制的状态多一 个状态。三.主要元器件介绍74LS161 是常用的四位二进制可预置的同步加法计数器,他可以灵活的运 用在各种数字电路,以及单片机系统种实现分频器等很多重要的功能。:管脚图介绍: 时钟 CP 和四个数据输入端 P0P3 清零/MR 使能 CEP,CET 置数 PE 数据输出端 Q0Q3 以及进位输出 TC. (TC=Q0Q1Q2Q3CET)-1:输 入 输 出 CR CPCPLD EPEPETETD3 D2 D1 D0 Q3 Q2 Q1 Q0 0 0 0 0 0 1 0 d c b a d c b a 1 1 0 Q3 Q2 Q1 Q0 1 1 0 Q3 Q2 Q1 Q0 1 1 1 1 状态码加 1从 74LS161 功能表功能表中可以知道,当清零端 CR=“0” ,计数器输出 Q3、Q2、Q1、Q0 立即为全“0” ,这个时候为异步复位功能。当 CR=“1” 且 LD=“0”时,在 CP 信号上升沿作用后,74LS161 输出端 Q3、Q2、Q1、Q0 的状态分别与并行数据输入端 D3,D2,D1,D0 的状态一 样,为同步置数功能。而只有当 CR=LD=EP=ET=“1” 、CP 脉冲上升沿作用 后,计数器加 1。74LS161 还有一个进位输出端 CO,其逻辑关系是 CO= Q0Q1Q2Q3CET。合理应用计数器的清零功能和置数功能,一片 74LS161 可以组成 16 进制以下的任意进制分频器。 本设计采用的 74LS161 逻辑符号:1. 异步清零。ENT=ENP=1,CLR=0 时,计数器被直接清零 2. 同步置数。ENT=ENP=CLR=1,LOAD=0 且同时有时钟脉冲 CP 的上升 沿作用时,A、B、C、D 输入端的数据将分别被 QA、QB、QC、QD 所接收。 3. 保持。CLR=LOAD=1 条件下,当 ENT*ENP=0,不管有无 CLK 作用,计 数器保持原有状态不变。 4. 计数。CLR=LOAD= ENT=ENP=1 时,74LS161 处于计数状态。四.电路设计及计算-21.3 进制设计:主循环状态图:000000010010(0011)0000, 逻辑电路图如下:2.8 进制设计:主循环状态图:00000001001000110100010101100111(1000)0000,逻辑电路图如下:3.限流电阻分析: 译码器输出电压 5V 左右,输出电流 10mA,7 段显示器电压 1.5V 左右, 故选限流电阻约为 350 欧姆。-3五.仿真及结果分析1.下面为仿真电路图2.下图为 3 进制波形分析:-43.下图为 8 进制波形分析:六.PCB 板排布1.下图为 protel 电路图:-52.下图为 PCB 上、下层布线:3.下图为 PCB 上层布线:-64.下图为 PCB 下层布线:七.总结:1.通过这次课程设计,我进一步了解了 multisim 和 protel 的使用方法, 使我收获很大。 2.在课程设计中我也遇到很多问题,例如我对 PCB 的制作并不是很了 解,因此这部分的工作是在同学的协助和帮助下完善的,通过这些事,我 觉得以后对所学知识应该及时掌握,向老师请教,将问题搞懂,这样不仅 对自己完成作业有很大帮助,而且也让自己学到更多实用的知识,对我们 将来出去工作非常有帮助。
收藏 下载该资源
网站客服QQ:2055934822
金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号