资源预览内容
第1页 / 共43页
第2页 / 共43页
第3页 / 共43页
第4页 / 共43页
第5页 / 共43页
第6页 / 共43页
第7页 / 共43页
第8页 / 共43页
第9页 / 共43页
第10页 / 共43页
亲,该文档总共43页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述
微系统设计、测试与控制课程大作业之基于 FPGA 的 DDC(数字下变频) 的设计与仿真1摘 要.1ABSTRACT.2第一章 绪论.31.1 数字下变频(DDC)研究背景.31.2 DDC 概述.41.3 本文研究内容和结构安排.5第二章 数字下变频(DDC)基础理论.62.1 数字下变频器.62.1.1 数字变频的基本原理与结构.62.1.2 影响数字变频器性能的主要因素.62.2 数字信号采样理论.72.2.1 低通信号采样理论.72.2.2 带通信号采样理论.72.3 数字正交检波.82.3.1 低通滤波法.92.3.2 多相滤波结构变换法.102.4 多抽样率数字信号处理理论.112.4.1 整数倍抽取和内插.112.4.2 多抽样率系统的恒等变换.142.4.3 多相滤波结构.142.5 相关算法介绍.162.5.1 CORDIC 算法.162.5.2 FIR 滤波器 .182.6 本章小结.19第三章 数字下变频(DDC)各模块设计.203.1 数字下变频的基本实现方案.203.2 基于 DDS 的数控振荡器的设计.2023.2.1 混频器模块设计.203.2.2 DDS 的特点.223.3 抽取滤波.233.4 本章小结.25第四章 数字下变频器设计验证和逻辑综合.264.1 基于 DDS 的数控振荡器的仿真和验证.264.2 FIR 滤波器的仿真和验证 .274.3 抽取模块仿真验证.284.4 DDC 整体的仿真和验证.294.4.1 MATLAB 与 modelsim 仿真.294.4.2 FPGA 综合报告 .314.5 本章小结.31第五章 总结与展望.32参考文献.341摘 要数字下变频(Digital Down ConvertDDC)是将中频信号下变频至零频,且使信号速率降至适宜通用DS
收藏 下载该资源
网站客服QQ:2055934822
金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号