资源预览内容
第1页 / 共10页
第2页 / 共10页
第3页 / 共10页
第4页 / 共10页
第5页 / 共10页
第6页 / 共10页
第7页 / 共10页
第8页 / 共10页
第9页 / 共10页
第10页 / 共10页
亲,该文档总共10页全部预览完了,如果喜欢就下载吧!
资源描述
一、填空一、填空题题1、8086CPU 引脚 ALE 的功能是 地址锁存允许信号 ,引脚M/的功能是 存储器/IO 控制信号 M/Error!=1,选中存储器IOM/Error!=0,选中 IO 接口 ;8259A 引脚 CAS2CAS0的功能是 输出引脚 。2、8086CPU 中地址加法器的作用是 将段基址与段内偏移量相加,生成 20 位的物理地址 ,堆栈指针 SP 的作用是 指示栈顶的偏移地址 。3、设指令 CMP AL,BL 执行后,CF=0,AF=1,SF=0,PF=0,OF=1,ZF=0,则:若 AL,BL 中的数据为有符号数的 8 位补码,AL,BL 中两数的大小关系为 A B ;若 AL,BL 中均为无符号数,则两数的大小关系为 A B 。4、8253 有六种工作方式,试写出其中的三种: 方式 0 或计数达到终值时中断的方式 ; 方式 1 或硬件可重触发单脉冲方式 ;方式 2 或周期性定时器方式,也称为 N 分频方式 。5、计算机通信中,MODEM 的功能是 使计算机之间可以通过普通电话线进行连接并传送数据 。6、8251 芯片中,奇偶错的含义是 数据传输中产生了 1 位误码 。7、8259A 的全嵌套方式中, IR0 级中断的优先权最高,优先权自动循环方式开始时,IR0 为最高。8、设字长为 8 位,若 X=-3,则X原= 1000,0011 B,X补= 1111,1101 B。9、已知 CS=1800H,IP=1500H,则指令所处的物理地址= 19500 H。10、8086 系统复位后,CS= FFFF H,SP= 0000 H。11、8251A在通信过程中,能够自动检测的错误有 奇偶 错, 数据丢失 错和 帧错。12、8253 芯片共有 6 种工作方式,采用 BCD 码计数时,最大计数值为 10000 H。13、8086CPU 响应 INTR 引入的中断时,要执行 两 个中断响应周期,其目的是 禁止其他模块的总线请求 。14、单片 8259A 可以扩展 8 个外部中断,最多 9 片级联可以扩展 64 个外部中断。15、8255A 的端口 C 置位/复位控制字应写入 控制字 端口。16、8086CPU 标志寄存器 FR 中,IF 的作用是 中断标志 ,DF 的作用是 方向标志 。 17、八位二进制补码 1111,0111B 对应的真值 +9 。18、微机接口的基本功能有 执行 CPU 命令 , 返回外设状态 和 数据缓冲 等。19、8253 计数,实际上是对 CLK 信号线上的信号进行计数。20、设计算机的每个 I/O 端口为 8 位,现有一个 64 键的键盘,如果用线性键盘,则至少要用 8 个端口;如果用矩阵键盘,则至少要用 2 个端口。21、常用的数字调制技术有 幅度键控(ASK) ,移相键控(PSK) 和 移频键控(FSK) 。22、8086CPU 的 INTR 引脚的功能是 引入中断源向 CPU 提出的可屏蔽中断请求信号 ,CPU 在 每条指令的最后一个时钟周期时 时候采样此信号。23、8255 的 A 端口有双向传输功能。24、8086 复位后,引导程序的入口地址为 FFFF0 H。25、8086 的堆栈操作有 入栈 和 出栈 两种,是按 字 (字/字节)操作的。26、8086 高 8 位数据总线的选择信号是 BHE ,地址锁存允许信号是 ALE 信号 。27、8253 某一计数通道按 BCD 方式计数,初始化时若写入初值为 0,则对应的计数值为 10000 。28、8259A 中 IRR 的功能是 寄存请求的中断级 ,ISR 的功能是 存放正在被服务的所有中断级 。29、INTR 是 可屏蔽中断请求 信号,CPU 在 每条指令的最后一个时钟周期 时候采样。30、微机系统中,主机与外设之间交换信息可以采用 程序查询方式 、 程序中断方式 和 直接存储器访问( DMA )方式 方式。31、串行通信中,数据传送速度常用 波特率 表示。32、指令 MOV BX+20,AL 中,源操作数的寻址方式是 寄存器相对寻址方式 ,目的操作数据的寻址方式是 寄存器寻址 。33、886CPU 从内部功能上可以分为 执行部件 和 总线接口部件 两个功能部件。34、10101010B= 170 D= 1A H。35、若用 10241 位 RAM 芯片组成 16K8 位的存储器,要用 32 片该芯片,要用 4 根地址线,其中参与片内寻址的地址线 3 根。36、8086 的物理地址是如何形成的? 段地址左移四位+偏移地址 。37、计算机中广泛使用信号线复用,这样做的好处是 总线引脚数目少 。38、单片 8259A 可管理 8 级中断,7 片级联最多可管理 48 级中断。39、8253 共有 6 种工作方式,8255 共有 3 种工作方式。二、二、简简答答题题1、指令 ADC AX,BP+DI与 ADC AX,1000H中源操作数采用的是什么寻址方式?目的操作数采用的是什么寻址方式?答:1. 指令 ADC AX,BP+DI中源操作数采用的是基址变址寻址;指令 ADC AX,1000H中源操作数采用的是直接寻址。2.两条指令中,目的操作数采用的都是寄存器寻址。2、8086CPU 响应 INTR 的条件是什么?答:响应可屏蔽中断 INTR 的条件是控制标志位 IF=13、CPU 与 I/O 设备间常用的数据传送方式有哪些?答:1. 程序查询方式;2. 程序中断方式; 3. DMA 方式; 4. 通道方式;4、存储器芯片片选信号的译码有哪些方式?答:1. 线选法:从高位选择几条地址线; 2. 局部译码法:高位地址线部分参与译码;3. 全译码法:高位地址线全部参与译码;5、串行通信的优缺点是什么?答:1. 优点: 通信线路简单,利用电话或电报线路就可实现通信,降低成本,适用于远距离通信.2. 缺点:传输速度慢6、简述 8086CPU 响应 INTR 的过程答: CPU 响应中断后,取中断类型的 4 倍作为中断服务入口地址标的地址,通过查表得到相应的中断服务程序首地址,然后转去执行相应的中断服务程序7、8086CPU 的存储器系统,为什么要分奇、偶体?选体信号是什么?两个体与 CPU 的数据总线如何连接?答;1. 因为奇地址字和偶地址字的操作效率不同;2. 选体信号是:BHE 和 A03. 奇地址存储体连接数据总线高 8 位,偶地址存储体连接数据总线低 8 位,8、什么情况下要使用 MODEM?解调过程完成什么任务?答:1. 拨号上网的情况2. 将模拟信号转成数字信号9、试简述矩阵链盘的扫描过程?1. 答:判断键盘中有无键按下 将全部行线置低电平,然后检测列线的状态。只要有一列的电平为低,则表示键盘中有键被按下,而且闭合的键位于低电平线与行线相交叉的按键之中。若所有列线均为高电平,则键盘中无键按下。 2. 判断闭合键所在的位置 在确认有键按下后,即可进入确定具体闭合键的过程。其方法是:依次将行线置为低电平,即在置某根行线为低电平时,其它线为高电平。在确定某根行线位置为低电平后,再逐行检测各列线的电平状态。若某列为低,则该列线与置为低电平的行线交叉处的按键就是闭合的按键。10、外设为什么要通过接口与主机系统相连。答:外设的工作速度大多是机械级的,而不是电子级的。11、串行通信与并行通信相比,有哪些特点?答:通信线路简单,利用电话或电报线路就可实现通信,降低成本,适用于远距离通信,传输速度慢12、给定一个堆栈区,地址为1240H:0000H1240H:0200H,SP=0062H,问:(1)栈顶地址是多少?(2)栈底地址是多少?(3)堆栈段寄存器 SS=?答:1. 栈顶地址是 1240H:0000H2. 栈底地址是 1240H:0200H3. 堆栈段寄存器 SS=1240H13、存储器的片选译码有哪些方法?各有何特点?答:1. 线选法:简单,地址可能重叠, 地址不连续; 2. 局部译码法:高位地址不参与译码;3. 全译码法:址线唯一,不重叠,地址连续;14、简述 8253 的初始化过程?8253 有几种工作方式?答:1. 设置通道控制字和送通道计数初值,控制字写入 8253 的控制字寄存器,而初始值则写入相应通道的计数寄存器中。2. 方式 0,计数结束中断;方式 1,可编程单稳脉冲;方式 2,频率发生器;方式 3,方波发生器;方式 4,软件触发选通信号;方式 5,硬件触发选通信号15、简述 CPU 响应 INTR 中断的条件?答:响应可屏蔽中断 INTR 的条件是控制标志位 IF=116、简述 I/O 接口电路的基本功能。答:1. 设置数据的寄存、缓冲逻辑,以适应 CPU 与外设之间的速度差异,接口通常由一些寄存器或 RAM 芯片组成,如果芯片足够大还可以实现批量数据的传输2. 能够进行信息格式的转换,例如串行和并行的转换3. 能够协调 CPU 和外设两者在信息的类型和电平的差异,如电平转换驱动器、数模或模数转换器等4. 协调时序差异5. 地址译码和设备选择功能6. 设置中断和 DMA 控制逻辑,以保证在中断和 DMA 允许的情况下产生中断和 DMA 请求信号,并在接受到中断和 DMA 应答之后完成中断处理和 DMA 传输。17、简述 CPU 中断响应的一般过程。答:1. 中断请求; 2. 中断判优及中断源识别; 3. 中断响应; 4. 中断处理; 5 中断返回18、何为 DMA? DMA 控制器应具备哪些基本功能?答:1. 直接存储器存取,是一种快速传送数据的机制2. 外设通过 DMA 向 CPU 提出 DMA 申请;DMA 接受外设的请求,取得总线控制权;总线裁决逻辑对总线请求进行裁决,将控制权交给 DMA;DMA 通知外设 DMA 应答,开始 DMA 传输;DMA 按传输数据的长度直接控制 RAM 与外设进行数据交换;DMA 控制结束,向外设输出计数终止信号,同多接口提出中断请求,把总线控制权交给 CPU, 完成一次 DMA 数据传输。19、串行通信与并行通信比较,有何特点?答:通信线路简单,利用电话或电报线路就可实现通信,降低成本,适用于远距离通信,传输速度慢20、已知 AX=14C6H,BX=80DCH;执行下列程序后,程序转向哪里?OF、CF、SF 各为多少?CMPAX,BXJNOPROG1JNC PROG2JMP PROG3答:1. PROG32. OF=0、CF=0、SF=121、简述 8259A 中 IRR 和 ISR 的功能。答:IRR:寄存请求的中断级;ISR:存放正在被服务的所有中断级22、简述 CPU 以查询方式如何与外设交换数据,并指出这种方式的优缺点。答:1. 与外设传送数据前,CPU 先查询外设状态,当外设准备好后,才执行 I/O 指令,传输数据。2. 优点:是 I/O 接口简单;缺点:CPU 工作效率低23、简述串行异步通信的特点及其基本数据格式。答:1. 串行异步通信以一个字符为传输单位,通信中两个字符间的时间间隔是不固定的,然而在同一个字符中的两个相邻位代码间的时间间隔是固定的2. 每个字符包括 1 个起始位、58 个数据位、1 个奇偶校
收藏 下载该资源
网站客服QQ:2055934822
金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号