资源预览内容
第1页 / 共5页
第2页 / 共5页
第3页 / 共5页
第4页 / 共5页
第5页 / 共5页
亲,该文档总共5页全部预览完了,如果喜欢就下载吧!
资源描述
实验三 触发器及其应用1实验三实验三 触发器及其应用触发器及其应用一、一、 实验目的实验目的1. 熟悉基本 D 触发器的功能测试。2. 了解触发器的两种触发方式(脉冲电平触发和脉冲边沿触发)及触发特点。3. 熟悉触发器的实际应用。二、二、 试验设备试验设备1. 数字电路试验箱2. 数字双踪示波器3. 函数发生器4. 74LS00、74LS74三、三、 试验原理试验原理触发器是一个具有记忆功能的二进制信息存储器件,是构成多种时序电路的最基本逻辑单元,也是数字逻辑电路中一种重要的单元电路。在数字系统和计算机中有着广泛的应用。触发器具有两个稳定状态,即“0”和“1” ,在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态。触发器呦集成触发器和门电路(主要是“与非门” )组成的触发器。按其功能可分为有 RS 触发器、JK 触发器、D 触发器、T 和 T功能等触发器。触发方式有电平触发和边沿触发两种。D 触发器在时钟脉冲 CP 的前沿(正跳变 01)发生翻转,触发器的次态取决于 CP 脉冲上升沿到来之前 D 端的状态,及=D。因此,它具1nQ1nQ有置 0、置 1 两种功能。由于在 CP=1 期间电路具有维持阻塞作用,所以在CP=1 期间,D 端的数据状态变化,不会影响触发器的输出状态。和DR分别是决定触发器初始状态的直接置 0、置 1 端。当不需要强迫置DSnQ0、置 1 时,和端都应置高电平(如接+5V 电源) 。74LS74(CC4013)DRDS实验三 触发器及其应用2等均为上升沿触发的边沿触发器。图(图(1)为 74LS74 的引脚图,图(图(2)为其逻辑图,表(表(1)为其真值表。D 触发器应用很广,可用做数字信号的寄存,移位寄存,分频和波形发生器等。74LS000 的引脚排列如图(图(3) 。图(图(1)图(图(2)D1nQ0011表(表(1)实验三 触发器及其应用3图(图(3)四、四、 试验内容试验内容1. 用双 D 触发器构成二分频器2. 用双 D 触发器构成四分频器3. 生成如图所示时序脉冲五、五、 试验结果试验结果1 和和 2 设计设计连接示意图见图(图(4) 。在 CP1 端加入 1KHz,峰峰值为 5.00V,平均值为 2.50V 的连续方波,并用示波器观察 CP,1Q,2Q 各点的波形,见图(图(5)。实验三 触发器及其应用4图(图(4)3 设计设计A)逻辑分配逻辑分配nQ1nQ01 1nQ1 0nQF000100111011100实验三 触发器及其应用510001B)特征方程特征方程=1 1nQ1DnQ0=1 0nQ0DnQ1F=CPnQ1nQ0C)电路图电路图原始信号原始信号二分频二分频四分频四分频实验三 触发器及其应用6图(图(5)生成生成
收藏 下载该资源
网站客服QQ:2055934822
金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号