资源预览内容
第1页 / 共45页
第2页 / 共45页
第3页 / 共45页
第4页 / 共45页
第5页 / 共45页
第6页 / 共45页
第7页 / 共45页
第8页 / 共45页
第9页 / 共45页
第10页 / 共45页
亲,该文档总共45页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述
内蒙古科技大学本科生毕业设计说明书(毕业论文)题 目:基于 FPGA 的奇偶分频器的设计与实现内蒙古科技大学毕业设计说明书(毕业论文)I基于基于 FPGA 的奇偶分频器的设计与实现的奇偶分频器的设计与实现摘摘 要要分频器作为一种最基本的数字电路,广泛的应用在各种复杂的逻辑电路设计中,对于 FPGA 芯片来说,虽然能用自带的锁相环来产生一部分我们所需的频率,但是,用 VHDL 语言实现分频能从同一时钟较为方便、快捷的生成多个所需要的频率,同时能够实现信号的同步,因此,分频器的应用非常广泛。本设计应用软件为开发平台,运用 VHDL 语言编程实现整数的奇偶分频的设计,在本设计中实现了 0、2、4、6、8、10、12、14 偶数的整数分频器设计和1、3、5、7、9、11、13、15 奇数的整数分频器设计。通过仿真结果,验证了设计的正确性。 关键词:关键词:FPGA;分频器;VHDL 语言;Quartus 内蒙古科技大学毕业设计说明书(毕业论文)IIDesign and implementation of FPGA-based parity dividerAbstractDivider as a basic digital circuits, widely used in a variety of complex logic circuit design, the FPGA chip, although able to own a part of our phase-locked loop to produce the desired frequency, but using VHDL language divide from the same clock frequency is more convenient and efficient to generate multiple needs, while able to achieve synchronization signal, and therefore, the divider is widely used. The design of application software development platform, the use of VHDL language programming odd integer divider design, the design is implemented in an even integer divider 0,2,4,6,8,10,12,14 design and 1,3,5,7,9,11,13,15 odd integer divider design. The simulation results verify the correctness of the design.Key words: FPGA; divider; VHDL language;Quartus 内蒙古科技大学毕业设计说明书(毕业论文)III目 录摘 要.IAbstract .II第一章 绪论.11.1 课题来源.11.2 选题的意义和目的.21.3 课题研究现状.31.4 本文组织结构.4第二章 EDA 技术.62.1 FPGA 技术.62.2 Quartus 软件简介.72.3 VHDL 语言 .82.3.1 VHDL 简介 .82.3.2 VHDL 特点 .92.3.3 VHDL 组成 .10第三章 奇偶分频器设计与仿真.123.1 偶数分频.123.1.1 原理分析.123.1.2 设计与仿真.123.2 奇数分频.173.2.1 原理分析.173.2.2 设计与仿真.18内蒙古科技大学毕业设计说明书(毕业论文)IV第四章 系统设计.234.1 设计的任务.234.2 系统设计.234.3 其余模块设计.274.3.1 encoder_12 模块.274.3.2 mux21 模块 .294.3.3 数码管显示驱动模块.30第五章 下载与测试.355.1 BTYG-EDA 实验概述.355.2 BTYG-EDA 实验开发系统特点.
收藏 下载该资源
网站客服QQ:2055934822
金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号