资源预览内容
第1页 / 共17页
第2页 / 共17页
第3页 / 共17页
第4页 / 共17页
第5页 / 共17页
第6页 / 共17页
第7页 / 共17页
第8页 / 共17页
第9页 / 共17页
第10页 / 共17页
亲,该文档总共17页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述
IP 核调用步骤 一打开 QUARTUSII 软件 二新建工程 三填写工程路径,工程名和实体名。 (工程路径不要有中文,工程名和实体名相同) ,填写好后,点击 next. 四点击 next 五选择 FPGA 芯片系列 CyloneII 六选择 FPGA 型号 EP2C8Q208C8,然后 next 七点击 next 八点击 next 九点击 finish,新建工程完成。 十选择工具“Assignments”的下拉菜单”Device”选项,如下图: 十一.点击“Device and Pins Options.”如下图: 十二.选择未用管脚“unused pins”将未用管脚设为“As input tri-stated” 十三.再选择“configuration”,将”Auto”换成“EPCS4”后,点击”确定“ 十四.点击“OK” ,工程设置完成。 十五.新建 VHDL 程序,点击“OK“ 十六.编写程序 十七.程序编写完,保存 十八.新建 ROM 初始化数据文件,点击“OK“ 十九.选择容量和位宽。在本例,容量为 64 个字节,位宽为 8bit。然后点“OK“ 二十.往里面填数据,在这里可以把我给的例程的数据直接拷进去,填完后保存。 二十一.新建 ROM 核,如下操作 二十二.点击 next 二十三.先看上面有“AHDL”, ”VHDL,” “Verilog HDL”,在“VHDL”前面的圈里点击选中。 然后在路径后面给新建的ROM起一个名字: rom1, 然后再在左边选中 “ROM: 1-PORT”, 设置完后点 next. 二十四.设置 ROM 的位宽为 8,容量为 64,点击 next. 二十五.点击“next”. 二十六. 点击“Browsr.”选择初始化数据文件的路径,初始化数据文件后缀为.mif。打开. 二十七.点击 next 二十八.一直点 next,直到如下图后,点 finish,ROM 核创建完成。 二十九.编译一次 三十.编译成功后,选择“Assignment”菜单下的“Pins”,如下图 三十一.根据脚位表绑定管脚 三十二.绑完后,再编译一次。 三十三.编译成功后,下载程序 说明:程序下载方式,看拷个你们的培训一里面有一个“配套资料“文件夹下的,JTAG 下载方式。
网站客服QQ:2055934822
金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号