资源预览内容
第1页 / 共25页
第2页 / 共25页
第3页 / 共25页
第4页 / 共25页
第5页 / 共25页
第6页 / 共25页
第7页 / 共25页
第8页 / 共25页
第9页 / 共25页
第10页 / 共25页
亲,该文档总共25页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述
电路与系统专业优秀论文电路与系统专业优秀论文 基于基于 FPGAFPGA 的调制解调器的研究和设计的调制解调器的研究和设计关键词:调制解调器关键词:调制解调器 可编程片上系统可编程片上系统 现场可编程门阵列现场可编程门阵列 模块化设计模块化设计 硬件描硬件描 述语言述语言摘要:当今电子系统的设计是以大规模 FPGA 为物理载体的系统芯片的设计,基 于 FPGA 的片上系统可称为可编程片上系统(SOPC)。SOPC 的设计是以知识产权 核(IPCore)为基础,以硬件描述语言为主要设计手段,借助以计算机为平台的 EDA 工具进行的。 本文在介绍了 FPGA 与 SOPC 相关技术的基础上,给出了 SOPC 技术开发调制解调器的方案。在分析设计软件 Matlab/DSP(Digital Signal Processing)。builder 以及 Quartus 开发软件进行 SOPC(System On a Programmable Chip)设计流程后,依据调制解调算法提出了一种基于 DSP Builder 调制解调器的 SOPC 实现方案,模块化的设计方法大大缩短了调制解调 器的开发周期。 在 SOPC 技术开发调制解调器的过程中,用 MATLAB/Simulink 的图形方式调用 Altera DSP Builder 和其他 Simulink 库中 的图形模块(Block)进行系统建模,在 Simulink 中仿真通过后,利用 DSP Builder 将 Simulink 的模型文件(mdl)转化成通用的硬件描述语言 VHDL 文件, 从而避免了 VHDL 语言手动编写系统的烦琐过程,将精力集中于算法的优化上。 基于 DSP Builder 的开发功能,调制解调器电路中的低通滤波器可直接调用 FIRIP Core,进一步提高了开发效率。 在进行编译、仿真调试成功后,经过 Quartus将编译生成的编程文件下载到 ALTERA 公司 Cyclone 系列的 FPGA 芯片 EP2C5F256C6,完成器件编程,从而给出了一种调制解调器的 SOPC 系统实 现方案。正文内容正文内容当今电子系统的设计是以大规模 FPGA 为物理载体的系统芯片的设计,基于 FPGA 的片上系统可称为可编程片上系统(SOPC)。SOPC 的设计是以知识产权核 (IPCore)为基础,以硬件描述语言为主要设计手段,借助以计算机为平台的 EDA 工具进行的。 本文在介绍了 FPGA 与 SOPC 相关技术的基础上,给出了 SOPC 技术开发调制解调器的方案。在分析设计软件 Matlab/DSP(Digital Signal Processing)。builder 以及 Quartus 开发软件进行 SOPC(System On a Programmable Chip)设计流程后,依据调制解调算法提出了一种基于 DSP Builder 调制解调器的 SOPC 实现方案,模块化的设计方法大大缩短了调制解调 器的开发周期。 在 SOPC 技术开发调制解调器的过程中,用 MATLAB/Simulink 的图形方式调用 Altera DSP Builder 和其他 Simulink 库中 的图形模块(Block)进行系统建模,在 Simulink 中仿真通过后,利用 DSP Builder 将 Simulink 的模型文件(mdl)转化成通用的硬件描述语言 VHDL 文件, 从而避免了 VHDL 语言手动编写系统的烦琐过程,将精力集中于算法的优化上。 基于 DSP Builder 的开发功能,调制解调器电路中的低通滤波器可直接调用 FIRIP Core,进一步提高了开发效率。 在进行编译、仿真调试成功后,经过 Quartus将编译生成的编程文件下载到 ALTERA 公司 Cyclone 系列的 FPGA 芯片 EP2C5F256C6,完成器件编程,从而给出了一种调制解调器的 SOPC 系统实 现方案。 当今电子系统的设计是以大规模 FPGA 为物理载体的系统芯片的设计,基于 FPGA 的片上系统可称为可编程片上系统(SOPC)。SOPC 的设计是以知识产权核 (IPCore)为基础,以硬件描述语言为主要设计手段,借助以计算机为平台的 EDA 工具进行的。 本文在介绍了 FPGA 与 SOPC 相关技术的基础上,给出了 SOPC 技术开发调制解调器的方案。在分析设计软件 Matlab/DSP(Digital Signal Processing)。builder 以及 Quartus 开发软件进行 SOPC(System On a Programmable Chip)设计流程后,依据调制解调算法提出了一种基于 DSP Builder 调制解调器的 SOPC 实现方案,模块化的设计方法大大缩短了调制解调 器的开发周期。 在 SOPC 技术开发调制解调器的过程中,用 MATLAB/Simulink 的图形方式调用 Altera DSP Builder 和其他 Simulink 库中 的图形模块(Block)进行系统建模,在 Simulink 中仿真通过后,利用 DSP Builder 将 Simulink 的模型文件(mdl)转化成通用的硬件描述语言 VHDL 文件, 从而避免了 VHDL 语言手动编写系统的烦琐过程,将精力集中于算法的优化上。 基于 DSP Builder 的开发功能,调制解调器电路中的低通滤波器可直接调用 FIRIP Core,进一步提高了开发效率。 在进行编译、仿真调试成功后,经过 Quartus将编译生成的编程文件下载到 ALTERA 公司 Cyclone 系列的 FPGA 芯片 EP2C5F256C6,完成器件编程,从而给出了一种调制解调器的 SOPC 系统实 现方案。 当今电子系统的设计是以大规模 FPGA 为物理载体的系统芯片的设计,基于 FPGA 的片上系统可称为可编程片上系统(SOPC)。SOPC 的设计是以知识产权核 (IPCore)为基础,以硬件描述语言为主要设计手段,借助以计算机为平台的 EDA 工具进行的。 本文在介绍了 FPGA 与 SOPC 相关技术的基础上,给出了 SOPC 技术开发调制解调器的方案。在分析设计软件 Matlab/DSP(Digital Signal Processing)。builder 以及 Quartus 开发软件进行 SOPC(System On a Programmable Chip)设计流程后,依据调制解调算法提出了一种基于 DSP Builder 调制解调器的 SOPC 实现方案,模块化的设计方法大大缩短了调制解调 器的开发周期。 在 SOPC 技术开发调制解调器的过程中,用 MATLAB/Simulink 的图形方式调用 Altera DSP Builder 和其他 Simulink 库中 的图形模块(Block)进行系统建模,在 Simulink 中仿真通过后,利用 DSP Builder 将 Simulink 的模型文件(mdl)转化成通用的硬件描述语言 VHDL 文件, 从而避免了 VHDL 语言手动编写系统的烦琐过程,将精力集中于算法的优化上。 基于 DSP Builder 的开发功能,调制解调器电路中的低通滤波器可直接调用 FIRIP Core,进一步提高了开发效率。 在进行编译、仿真调试成功后,经过 Quartus将编译生成的编程文件下载到 ALTERA 公司 Cyclone 系列的 FPGA 芯片 EP2C5F256C6,完成器件编程,从而给出了一种调制解调器的 SOPC 系统实 现方案。 当今电子系统的设计是以大规模 FPGA 为物理载体的系统芯片的设计,基于 FPGA 的片上系统可称为可编程片上系统(SOPC)。SOPC 的设计是以知识产权核 (IPCore)为基础,以硬件描述语言为主要设计手段,借助以计算机为平台的 EDA 工具进行的。 本文在介绍了 FPGA 与 SOPC 相关技术的基础上,给出了 SOPC 技术开发调制解调器的方案。在分析设计软件 Matlab/DSP(Digital Signal Processing)。builder 以及 Quartus 开发软件进行 SOPC(System On a Programmable Chip)设计流程后,依据调制解调算法提出了一种基于 DSP Builder 调制解调器的 SOPC 实现方案,模块化的设计方法大大缩短了调制解调 器的开发周期。 在 SOPC 技术开发调制解调器的过程中,用 MATLAB/Simulink 的图形方式调用 Altera DSP Builder 和其他 Simulink 库中 的图形模块(Block)进行系统建模,在 Simulink 中仿真通过后,利用 DSP Builder 将 Simulink 的模型文件(mdl)转化成通用的硬件描述语言 VHDL 文件, 从而避免了 VHDL 语言手动编写系统的烦琐过程,将精力集中于算法的优化上。 基于 DSP Builder 的开发功能,调制解调器电路中的低通滤波器可直接调用 FIRIP Core,进一步提高了开发效率。 在进行编译、仿真调试成功后,经过 Quartus将编译生成的编程文件下载到 ALTERA 公司 Cyclone 系列的 FPGA 芯片 EP2C5F256C6,完成器件编程,从而给出了一种调制解调器的 SOPC 系统实 现方案。 当今电子系统的设计是以大规模 FPGA 为物理载体的系统芯片的设计,基于 FPGA 的片上系统可称为可编程片上系统(SOPC)。SOPC 的设计是以知识产权核 (IPCore)为基础,以硬件描述语言为主要设计手段,借助以计算机为平台的 EDA 工具进行的。 本文在介绍了 FPGA 与 SOPC 相关技术的基础上,给出了 SOPC 技术开发调制解调器的方案。在分析设计软件 Matlab/DSP(Digital Signal Processing)。builder 以及 Quartus 开发软件进行 SOPC(System On a Programmable Chip)设计流程后,依据调制解调算法提出了一种基于 DSP Builder 调制解调器的 SOPC 实现方案,模块化的设计方法大大缩短了调制解调 器的开发周期。 在 SOPC 技术开发调制解调器的过程中,用 MATLAB/Simulink 的图形方式调用 Altera DSP Builder 和其他 Simulink 库中 的图形模块(Block)进行系统建模,在 Simulink 中仿真通过后,利用 DSP Builder 将 Simulink 的模型文件(mdl)转化成通用的硬件描述语言 VHDL 文件, 从而避免了 VHDL 语言手动编写系统的烦琐过程,将精力集中于算法的优化上。 基于 DSP Builder 的开发功能,调制解调器电路中的低通滤波器可直接调用FIRIP Core,进一步提高了开发效率。 在进行编译、仿真调试成功后,经过 Quartus将编译生成的编程文件下载到 ALTERA 公司 Cyclone 系列的 FPGA 芯片 EP2C5F256C6,完成器件编程,从而给出了一种调制解调器的 SOPC 系统实 现方案。 当今电子系统的设计是以大规模 FPGA 为物理载体的系统芯片的设计,基于 FPGA 的片上系统可称为可编程片上系统(SOPC)。SOPC 的设计是以知识产权核 (IPCore)为基础,以硬件描述语言为主要设计手段,借助以计算机为平台的 EDA 工具进行的。 本文在介绍了 FPGA 与 SOPC 相关技术的基础上,给出了 SOPC 技术开发调制解调器的方案。在分析设计软件 Matlab/DS
网站客服QQ:2055934822
金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号