资源预览内容
第1页 / 共57页
第2页 / 共57页
第3页 / 共57页
第4页 / 共57页
第5页 / 共57页
第6页 / 共57页
第7页 / 共57页
第8页 / 共57页
第9页 / 共57页
第10页 / 共57页
亲,该文档总共57页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述
第三章 组合逻辑电路 (combinition logic circuit)第 三章 组 合 逻 辑 电 路3.1组合逻辑电路的特点3.2、组合逻辑电路的分析方法3.3 组合逻辑电路的设计方法3.4 组合逻辑模块及其应用中北大学电子信息工程系第三章 组合逻辑电路3.1组合逻辑电路的特点电路任一时刻的输出状态只决定于该时刻各输入状 态的组合,而与电路的原状态无关。组合电路就是由门电路组合而成,电路中没有记忆单元,没有 反馈通路。每一个输出变量是全部或部分 输入变量的函数: L1=f1(A1、A2、Ai) L2=f2(A1、A2、Ai) Lj=fj(A1、A2、Ai) 中北大学电子信息工程系第三章 组合逻辑电路3.2、组合逻辑电路的分析方法分析过程一般包含4个步骤 :例3.3.1:组合电路如图所示,分析该电路的逻辑功能。中北大学电子信息工程系第三章 组合逻辑电路(2)化简与变换:(3)由表达式列出真值表。(4)分析逻辑功能 : 当A、B、C三个变量不一致时,电路输出为“1”,所以这个电路称为“不一致电路”。解:(1)由逻辑图逐级写出逻辑表达式。为了写表达式方便 ,借助中间变量P。中北大学电子信息工程系第三章 组合逻辑电路例3.3.1:设计一个三人表决电路,结果按“少数服从多数”的原则决定。解:(1)列真值表:(3)化简。(2)由真值表写出逻辑表达式:3.3 组合逻辑电路的设计方法小规模(SSI)中规模(MSI)大规模(LSI)超大规模(VLSI)设计过程的基本步骤:中北大学电子信息工程系第三章 组合逻辑电路如果,要求用与非门实现该逻辑电路,就应将表 达式转换成与非与非表达式: 画出逻辑图如图所示。得最简与或表达式:(4)画出逻辑图。中北大学电子信息工程系第三章 组合逻辑电路解:(1)列真值表:例3.3.2:设计一个电话机信号控制电路。电路有I0(火警)、I1(盗警)和I2(日常业务)三种输入信号,通过排队电路分别从L0、L1、L2输出,在同一时间只能有一个信号通过。如果同时有两个以上信号出现时,应首先接通火警信号,其次为盗警信号,最后是日常业务信号。试按照上述轻重缓急设计该信号 控制电路。要求用集成门电路7400(每片含4个2输入端与非门)实现。中北大学电子信息工程系第三章 组合逻辑电路(2)由真值表写出各输出的逻辑表达式:(3)根据要求,将上式转换为与非表达式:中北大学电子信息工程系第三章 组合逻辑电路(4)画出逻辑图。中北大学电子信息工程系第三章 组合逻辑电路例3.3.3:设计一个将余3码变换成8421BCD码的组合逻辑电路。解:(1)根据题目要求,列出真值表:中北大学电子信息工程系第三章 组合逻辑电路(2)用卡诺图进行化简。(注意利用无关项)中北大学电子信息工程系第三章 组合逻辑电路(3)由逻辑表达式画出逻辑图。中北大学电子信息工程系第三章 组合逻辑电路3.4 组合逻辑模块及其应用3.4.1 编码器一.编码器的基本概念及工作原理编码将特定的逻辑信号编为一组二进制代码。能够实现编码功能的逻辑部件称为编码器。一般而言,N个不同的信号,至少需要n位二进制数编码。N和n之间满足下列关系:2nN 中北大学电子信息工程系第三章 组合逻辑电路例:设计一个键控8421BCD码编码器。中北大学电子信息工程系第三章 组合逻辑电路(2)由真值表写出各输出的逻辑表达式为:解:(1)列出真值表:中北大学电子信息工程系第三章 组合逻辑电路重新整理得:(3)由表达式画出逻辑图:中北大学电子信息工程系第三章 组合逻辑电路(4)增加控制使能标志GS :当按下S0S9任意一个键时,GS=1,表示有信号输入;当S0S9均没按下时,GS=0,表示没有信号输入。中北大学电子信息工程系第三章 组合逻辑电路二.二进制编码器3位二进制编码器有8个输入端,3个输出端,所以常称为8线3线编码器,其功能真值表见下表:(输入为高电平有效)中北大学电子信息工程系第三章 组合逻辑电路由真值表写出各输出的逻辑表达式为:用门电路实现逻辑电路:中北大学电子信息工程系第三章 组合逻辑电路三优先编码器允许同时输入两个以上信号 ,并按优先级输出。集成优先编码器举例74148(8线-3线)注意:该电路为反码输出。EI为使能输入端(低电平有 效),EO为使能输出端(高电平有效) ,GS为优先编 码工作标志(低电平有效)。 中北大学电子信息工程系第三章 组合逻辑电路三优先编码器允许同时输入两个以上信号,并按 优先级输出。集成优先编码器举例74148(8线-3线)注意:该电路为反码输出。EI为使能输 入端(低电平有效),EO为使能输出端(高电平 有效) ,GS为优先编码工作标志(低电平有效 )。 中北大学电子信息工程系第三章 组合逻辑电路四编码器的应用1编码器的扩展用两片74148优先编码器串行扩展实现的16线4线优先编码器中北大学电子信息工程系第三章 组合逻辑电路2组成8421BCD 编码器中北大学电子信息工程系第三章 组合逻辑电路3.4.2 译码器一译码器的基本概念及工作原理译码器将输入代码转换成特定的输出信号例:2线4线译码器中北大学电子信息工程系第三章 组合逻辑电路写出各输出函数表达式:画出逻辑电路图 :中北大学电子信息工程系第三章 组合逻辑电路二、集成译码器 1.二进制译码器741383线8线译码器中北大学电子信息工程系第三章 组合逻辑电路2.8421BCD译码器7442中北大学电子信息工程系第三章 组合逻辑电路中北大学电子信息工程系第三章 组合逻辑电路三、译码器的应用1译码器的扩展用两片74138扩展为4线16线译码器中北大学电子信息工程系第三章 组合逻辑电路2实现组合逻辑电路例3.4.2.1 试用译码器和门电路实现逻辑函数:解:将逻辑函数转换成最小项表达式,再转换成与非与非形式。=m3+m5+m6+m7=用一片74138加一个与非门就可实现该逻辑函数。中北大学电子信息工程系第三章 组合逻辑电路例3.4.2.2 某组合逻辑电路的真值表如表 4.2.4所示,试用译码器和门电路设计该逻辑电路。解: 写出各输出的最小项表达式,再转换成 与非与非形式:中北大学电子信息工程系第三章 组合逻辑电路用一片74138加三个与非门就可实现该组合逻辑电路。可见,用译码器实现多输出逻辑函数时,优点更明显。中北大学电子信息工程系第三章 组合逻辑电路3构成数据分配器数据分配器将一路输入数据根据地址选择码分配给多路数据输出中的某一路输出。中北大学电子信息工程系第三章 组合逻辑电路用译码器设计一个“1线-8线”数据分配器中北大学电子信息工程系第三章 组合逻辑电路四、数字显示译码器 常用的数字显示器有多种类型,按显示方式分,有字 型重叠式、点阵式、分段式等。按发光物质分,有半导体显示器,又称发光二极管 (LED)显示器、荧光显示器、液晶显示器、气体放 电管显示器等。 1七段数字显示器原理中北大学电子信息工程系第三章 组合逻辑电路按内部连接方式不同,七段数字显示器分为共阴极和共阳极两 种。2七段显示译码器7448七段显示译码器7448是一种与共阴极数字显示器配合使用的集成译码器。中北大学电子信息工程系第三章 组合逻辑电路中北大学电子信息工程系第三章 组合逻辑电路7448的逻辑功能:(1)正常译码显示。LT=1,BI/RBO=1时,对输入为 十进制数l15的二进制码(00011111)进行译码 ,产生对应的七段显示码。(2)灭零。当LT=1,而输入为0的二进制码0000时, 只有当RBI =1时,才产生0的七段显示码,如果此时输 入RBI =0 ,则译码器的ag输出全0,使显示器全灭 ;所以RBI称为灭零输入端。(3)试灯。当LT=0时,无论输入怎样,ag输出全1 ,数码管七段全亮。由此可以检测显示器七个发光 段的好坏。 LT称为试灯输入端。中北大学电子信息工程系第三章 组合逻辑电路(4)特殊控制端BI/RBO。BI/RBO可以作输入端,也可以作输出端。作输入使用时,如果BI=0时,不管其他输入端为何值,ag均输出0,显示器全灭。因此BI称为灭灯输入端。作输出端使用时,受控于RBI。当RBI=0,输入为0的二进制码0000时,RBO=0,用以指示该片正处于灭零状态。所以,RBO 又称为灭零输出端。中北大学电子信息工程系第三章 组合逻辑电路将BI/RBO和RBI配合使用,可以实现多位数显示时的 “无效0消隐”功能。具有无效0消隐功能的多位数码显示系统中北大学电子信息工程系第三章 组合逻辑电路3.4.3 数据选择器一、 数据选择器的基本概念及工作原理数据选择器根据地址选择码从多路输入数据中选择一路,送到输出。中北大学电子信息工程系第三章 组合逻辑电路例:四选一数据选择器根据功能表,可写出输出逻辑表达式:中北大学电子信息工程系第三章 组合逻辑电路由逻辑表达式画出逻辑图:中北大学电子信息工程系第三章 组合逻辑电路二、集成数据选择器集成数据选择器74151(8选1数据选择器)中北大学电子信息工程系第三章 组合逻辑电路中北大学电子信息工程系第三章 组合逻辑电路三、数据选择器的应用1数据选择器的通道扩展用两片74151组成 “16选1”数据选择器中北大学电子信息工程系第三章 组合逻辑电路2实现组合逻辑函数(1)当逻辑函数的变量个数和数据选择器的地址输入变量个数相同时,可直接用数据选择器来实现逻 辑函数。 例4.3.1 试用8选1数据选择器74151实现逻辑函数: 解:将逻辑函数转换成 最小项表达式:=m3+m5+m6+m7画出连线图。中北大学电子信息工程系第三章 组合逻辑电路(2)当逻辑函数的变量个数大于数据选择器的地址输入变量个数时。 例4.3.2 试用4选1数据选择器实现逻辑函数:解:将A、B接到地址输入端,C加到适当的数据输入端。作出逻辑函数L的真值表,根据真值表画出连线图。中北大学电子信息工程系第三章 组合逻辑电路3.4.4 加法器一、加法器的基本概念及工作原理加法器实现两个二进制数的加法运算1半加器只能进行本位加数、被加数的加法运算而不考虑低位 进位。列出半加器的真值表:画出逻辑电路图。由真值表直接写出表达式:中北大学电子信息工程系第三章 组合逻辑电路如果想用与非门组成半加器,则将上式用代数法变换 成与非形式:由此画出用与非门组成的半加器。中北大学电子信息工程系第三章 组合逻辑电路2全加器能同时进行本位数和相邻低位的进位信号 的加法运算。由真值表直接写出逻辑表达式,再经代数法化简和转换得:中北大学电子信息工程系第三章 组合逻辑电路根据逻辑表达式画出全加器的逻辑电路图:中北大学电子信息工程系第三章 组合逻辑电路二、多位数加法器4位串行进位加法器中北大学电子信息工程系第三章 组合逻辑电路本章小结1组合逻辑电路的特点是,电路任一时刻的输出状态只决 定于该时刻各输入状态的组合,而与电路的原状态无关。 组合电路就是由门电路组合而成,电路中没有记忆单元, 没有反馈通路。2组合逻辑电路的分析步骤为:写出各输出端的逻辑表达 式化简和变换逻辑表达式列出真值表确定功能。3组合逻辑电路的设计步骤为:根据设计求列出真值表 写出逻辑表达式(或填写卡诺图) 逻辑化简和变换画出 逻辑图中北大学电子信息工程系第三章 组合逻辑电路4常用的中规模组合逻辑器件包括编码器、译码器、数据选择器、加法器等。5上述组合逻辑器件除了具有其基本功能外,还可用来设计组合逻辑电路。应用中规模组合逻辑器件进行组合逻辑电路设计的一般原则是:使用MSI芯片的个数和品种型号最少,芯片之间的连线最少6用MSI芯片设计组合逻辑电路最简单和最常用的方法是,用数据选择器设计多输入、单输出的逻辑函数;用二进制译码器设计多输入、多输出的逻辑函数。
收藏 下载该资源
网站客服QQ:2055934822
金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号