资源预览内容
第1页 / 共335页
第2页 / 共335页
第3页 / 共335页
第4页 / 共335页
第5页 / 共335页
第6页 / 共335页
第7页 / 共335页
第8页 / 共335页
第9页 / 共335页
第10页 / 共335页
亲,该文档总共335页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述
第一章 计算机系统概论 1. 什么是计算机系统、计算机硬件和计算机软件 ?硬件和软件哪个更重要? 解:P3 计算机系统:由计算机硬件系统和软件系统组成 的综合体。 计算机硬件:指计算机中的电子线路和物理装置 。 计算机软件:计算机运行所需的程序及相关资料 。 硬件和软件在计算机系统中相互依存,缺一不可 ,因此同样重要。 5. 冯诺依曼计算机的特点是什么? 解:冯诺依曼计算机的特点是:P8 计算机由运算器、控制器、存储器、输入设备、输出设备 五大部件组成; 指令和数据以同同等地位存放于存储器内,并可以按地址 访问; 指令和数据均用二进制表示; 指令由操作码、地址码两大部分组成,操作码用来表示操 作的性质,地址码用来表示操作数在存储器中的位置; 指令在存储器中顺序存放,通常自动顺序取出执行; 机器以运算器为中心(原始冯诺依曼机)。7. 解释下列概念: 主机、CPU、主存、存储单元、存储元件、存储基元、存储元、存储字、存储字长、 存储容量、机器字长、指令字长。 解:P9-10 主机:是计算机硬件的主体部分,由CPU和主存储器MM合成为主机。 CPU:中央处理器,是计算机硬件的核心部件,由运算器和控制器组成;(早期的运 算器和控制器不在同一芯片上,现在的CPU内除含有运算器和控制器外还集成了 CACHE)。 主存:计算机中存放正在运行的程序和数据的存储器,为计算机的主要工作存储器, 可随机存取;由存储体、各种逻辑部件及控制电路组成。 存储单元:可存放一个机器字并具有特定存储地址的存储单位。 存储元件:存储一位二进制信息的物理元件,是存储器中最小的存储单位,又叫存储 基元或存储元,不能单独存取。 存储字:一个存储单元所存二进制代码的逻辑单位。 存储字长:一个存储单元所存二进制代码的位数。 存储容量:存储器中可存二进制代码的总量;(通常主、辅存容量分开描述)。 机器字长:指CPU一次能处理的二进制数据的位数,通常与CPU的寄存器位数有关。 指令字长:一条指令的二进制代码位数。8. 解释下列英文缩写的中文含义: CPU、PC、IR、CU、ALU、ACC、MQ、X、MAR、MDR、I/O、MIPS、CPI、FLOPS 解:全面的回答应分英文全称、中文名、功能三部分。 CPU:Central Processing Unit,中央处理机(器),是计算机硬件的核心部件,主要由运算器和 控制器组成。 PC:Program Counter,程序计数器,其功能是存放当前欲执行指令的地址,并可自动计数形成下 一条指令地址。 IR:Instruction Register,指令寄存器,其功能是存放当前正在执行的指令。 CU:Control Unit,控制单元(部件),为控制器的核心部件,其功能是产生微操作命令序列。 ALU:Arithmetic Logic Unit,算术逻辑运算单元,为运算器的核心部件,其功能是进行算术、逻辑 运算。 ACC:Accumulator,累加器,是运算器中既能存放运算前的操作数,又能存放运算结果的寄存器 。 MQ:Multiplier-Quotient Register,乘商寄存器,乘法运算时存放乘数、除法时存放商的寄存器。 X:此字母没有专指的缩写含义,可以用作任一部件名,在此表示操作数寄存器,即运算器中工作 寄存器之一,用来存放操作数; MAR:Memory Address Register,存储器地址寄存器,在主存中用来存放欲访问的存储单元的地 址。 MDR:Memory Data Register,存储器数据缓冲寄存器,在主存中用来存放从某单元读出、或要写 入某存储单元的数据。 I/O:Input/Output equipment,输入/输出设备,为输入设备和输出设备的总称,用于计算机内部和 外界信息的转换与传送。 MIPS:Million Instruction Per Second,每秒执行百万条指令数,为计算机运算速度指标的一种计 量单位。9. 画出主机框图,分别以存数指令“STA M”和加法指令“ADD M”(M 均为主存地址)为例,在图中按序标出完成该指令(包括取指令阶段 )的信息流程(如)。假设主存容量为256M*32位,在指令字长 、存储字长、机器字长相等的条件下,指出图中各寄存器的位数。 解:主机框图如P13图1.11所示。 (1)STA M指令:PCMAR,MARMM,MMMDR, MDRIR, OP(IR) CU,Ad(IR) MAR,ACCMDR,MARMM,WR (2)ADD M指令:PCMAR,MARMM,MMMDR, MDRIR, OP(IR) CU,Ad(IR) MAR,RD,MMMDR, MDRX,ADD,ALUACC,ACCMDR,WR 假设主存容量256M*32位,在指令字长、存储字长、机器字长相等的 条件下,ACC、X、IR、MDR寄存器均为32位,PC和MAR寄存器均 为28位。 10. 指令和数据都存于存储器中,计算机如 何区分它们? 解:计算机区分指令和数据有以下2种方法 : 通过不同的时间段来区分指令和数据,即 在取指令阶段(或取指微程序)取出的为 指令,在执行指令阶段(或相应微程序) 取出的即为数据。 通过地址来源区分,由PC提供存储单元地 址的取出的是指令,由指令地址码部分提 供存储单元地址的取出的是操作数 第二章 计算机的发展与应用 1. 通常计算机的更新换代以什么为依据? 答:P22 主要以组成计算机基本电路的元器件为依据,如 电子管、晶体管、集成电路等。 2. 举例说明专用计算机和通用计算机的区别。 答:按照计算机的效率、速度、价格和运行的经 济性和实用性可以将计算机划分为通用计算机和 专用计算机。通用计算机适应性强,但牺牲了效 率、速度和经济性,而专用计算机是最有效、最 经济和最快的计算机,但适应性很差。例如个人 电脑和计算器。 3. 什么是摩尔定律?该定律是否永远生效 ?为什么? 答:P23,否,P36系 统 总 线第第 三三 章章1. 什么是总线?总线传输有何特点 ?为了减轻总线的负载,总线上的部件都 应具备什么特点?解:总线是多个部件共享的传输部件 ;总线传输的特点是:某一时刻只能有 一路信息在总线上传输,即分时使用;为了减轻总线负载,总线上的部件应 通过三态驱动缓冲电路与总线连通。4. 为什么要设置总线判优控制?常见的集 中式总线控制有几种?各有何特点?哪种方式响 应时间最快?哪种方式对电路故障最敏感?解:总线判优控制解决多个部件同时申请总 线时的使用权分配问题;常见的集中式总线控制有三种: 链式查询、计数器查询、独立请求;特点:链式查询方式连线简单,易于扩充, 对电路故障最敏感;计数器查询方式优先级设置 较灵活,对故障不敏感,连线及控制过程较复杂 ;独立请求方式判优速度最快,但硬件器件用量 大,连线多,成本较高。5. 解释概念:总线宽度、总线带宽、总线复 用、总线的主设备(或主模块)、总线的从设备( 或从模块)、总线的传输周期、总线的通信控制。解:总线宽度指数据总线的位(根)数,用 bit(位)作单位。总线带宽指总线在单位时间内可以传输的 数据总量,相当于总线的数据传输率,等于总线工 作频率与总线宽度(字节数)的乘积。 总线复用指两种不同性质且不同时出现的 信号分时使用同一组总线,称为总线的“多路分时 复用”。总线的主设备(主模块)指一次总 线传输期间,拥有总线控制权的设备(模块) ;总线的从设备(从模块)指一次总 线传输期间,配合主设备完成传输的设备(模 块),它只能被动接受主设备发来的命令;总线的传输周期总线完成一次完整 而可靠的传输所需时间;总线的通信控制指总线传送过程中 双方的时间配合方式。6. 试比较同步通信和异步通信。解:同步通信由统一时钟控制的通信, 控制方式简单,灵活性差,当系统中各部件 工作速度差异较大时,总线工作效率明显下 降。适合于速度差别不大的场合;异步通信不由统一时钟控制的通信 ,部件间采用应答方式进行联系,控制方式 较同步复杂,灵活性高,当系统中各部件工 作速度差异较大时,有利于提高总线工作效 率。8. 为什么说半同步通信 同时保留了同步通信和异步 通信的特点?解:半同步通信既能像同步 通信那样由统一时钟控制, 又能像异步通信那样允许传 输时间不一致,因此工作效 率介于两者之间。10. 什么是总线标准?为什么要设 置总线标准?目前流行的总线标准有哪些 ?什么是即插即用?哪些总线有这一特点 ?解:总线标准可理解为系统与模块、 模块与模块之间的互连的标准界面。总线标准的设置主要解决不同厂家各 类模块化产品的兼容问题;目前流行的总线标准有:ISA、EISA 、PCI等;即插即用指任何扩展卡插入系统 便可工作。EISA、PCI等具有此功能。11. 画一个具有双向传输功能的总线逻 辑图。解:此题实际上是要求设计一个双向总 线收发器,设计要素为三态、方向、使能等 控制功能的实现,可参考74LS245等总线缓 冲器芯片内部电路。 逻辑图如下:(n位) GDIRA1B1AnBn 使能 控制方向 控制错误的设计:CPUMM I/O1I/O2I/On系统总线系统总线存储总线存储总线这个方案的错误是:不合题意。按题意要求应画出逻辑线路图而 不是逻辑框图。12. 设数据总线上接有A 、B、C、D四个寄存器,要 求选用合适的74系列芯片, 完成下列逻辑设计:(1) 设计一个电路,在同 一时间实现DA、DB和 DC寄存器间的传送;(2) 设计一个电路,实现 下列操作:T0时刻完成D总线;T1时刻完成总线A;T2时刻完成A总线;T3时刻完成总线B。令:令:BUSBUSA=BUSA=BUSB=BUSB=BUSC=CPC=CP;D DBUS= -OEBUS= -OE; 当当CPCP前沿到来时,将前沿到来时,将D DA A、B B、C C。解: (1)采用三态输出的D型寄存器 74LS374做A、B、C、D四个寄存 器,其输出可直接挂总线。A、B 、C三个寄存器的输入采用同一脉 冲打入。注意-OE为电平控制,与 打入脉冲间的时间配合关系为: -OE-OE:CPCP:现以8位总线为例,设计此电路,如下图 示:数据总线数据总线D7D7D0D0BUSBUSA A1Q 8Q1Q 8Q OE OE 1D 8D 1D 8D374374D D1Q 8Q1Q 8Q OE OE 1D 8D 1D 8D374374A A1Q 8Q1Q 8Q OE OE 1D 8D 1D 8D374374B B1Q 8Q1Q 8Q OE OE 1D 8D 1D 8D374374C CBUSBUSC CBUSBUSB BBUSBUSD DD DBUSBUSC CBUSBUSB BBUSBUSA ABUSBU
收藏 下载该资源
网站客服QQ:2055934822
金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号