资源预览内容
第1页 / 共12页
第2页 / 共12页
第3页 / 共12页
第4页 / 共12页
第5页 / 共12页
第6页 / 共12页
第7页 / 共12页
第8页 / 共12页
第9页 / 共12页
第10页 / 共12页
亲,该文档总共12页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述
第三章 锁存器与触发器一、选择题1.N个触发器可以构成能寄存 位二进制数码的寄存器。 A.N-1 B.N C.N+1 D.2N2.一个触发器可记录一位二进制代码,它有 个稳态。A.0 B.1 C.2 D.3 3.对于D触发器,欲使Qn+1=Qn,应使输入D= 。A.0 B.1 C.Q D.4.存储8位二进制信息要 个触发器。A.2 B.3 C.4 D.85.对于T触发器,若原态Qn=0,欲使新态Qn+1=1,应使输入T= 。A.0 B.1 C.Q D.6.对于T触发器,若原态Qn=1,欲使新态Qn+1=1,应使输入T= 。A.0 B.1 C.Q D.7.在下列触发器中,有约束条件的是 。 A.主从JK F/F B.主从D F/F C.同步RS F/F D.边沿D F/F 8.对于JK触发器,若J=K,则可完成 触发器的逻辑功能。A.RS B.D C.T D.T9.欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端 。A.J=K=0 B.J=Q,K= C.J=,K=Q D.J=Q,K=0 E.J=0,K=10.欲使JK触发器按Qn+1=n工作,可使JK触发器的输入端 。A.J=K=1 B.J=Q,K= C.J=,K=Q D.J=Q,K=1 E.J=1,K=Q11.欲使JK触发器按Qn+1=0工作,可使JK触发器的输入端 。A.J=K=1 B.J=Q,K=Q C.J=Q,K=1 D.J=0,K=1 E.J=K=112.欲使JK触发器按Qn+1=1工作,可使JK触发器的输入端 。A.J=K=1 B.J=1,K=0 C.J=K= D.J=K=0 E.J=,K=013欲使D触发器按Qn+1=n工作,应使输入D= 。A.0 B.1 C.Q D.14.下列触发器中,克服了空翻现象的有 。A.边沿D触发器 B.主从RS触发器 C.同步RS触发器 D.主从JK触发器15.下列触发器中,没有约束条件的是 。A.基本RS触发器 B.主从RS触发器 C.同步RS触发器 D.边沿D触发器16.为实现将JK触发器转换为D触发器,应使 。A.J=D,K= B. K=D,J= C.J=K=D D.J=K=17.边沿式D触发器是一种 稳态电路。A.无 B.单 C.双 D.多二、判断题(正确打,错误的打)1.D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。( )2.RS触发器的约束条件RS=0表示不允许出现R=S=1的输入。( )3.同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。( )4.主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同。( )5.若要实现一个可暂停的一位二进制计数器,控制信号A=0计数,A=1保持,可选用T触发器,且令T=A。( )6.由两个TTL或非门构成的基本RS触发器,当R=S=0时,触发器的状态为不定。( )7.对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。( )8.对钟控触发器而言,时钟脉冲确定触发器状态何时转换,输入信号确定触发器状态如何转换。( )9.采用主从式结构,或者增加维持阻塞功能,都可解决触发器的“空翻”现象。( )三、填空题1.触发器有 个稳态,存储8位二进制信息要 个触发器。2一个基本RS触发器在正常工作时,它的约束条件是+=1,则它不允许输入= 且= 的信号。3.触发器有两个互补的输出端Q、,定义触发器的1状态为 ,0状态为 ,可见触发器的状态指的是 端的状态。4.一个基本RS触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是 。5在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的 ,触发方式为 式或 式的触发器不会出现这种现象。6.若使JK触发器直接置1,必须使SD= ,RD= ,而与输入信号J、K及 信号无关。四、综合题1在图3-1(a)所示同步SR锁存器电路中,若CP、S、R的电压波形如图3-1(b)所示,试画出Q、端与之对应的电压波形。假设锁存器的初始状态为0。(a) (b)图3-12将负边沿触发的JK触发器转换为T触发器时,在不添加任何其它器件的条件下,有几种连接方案?请画出外部连接图。3时序波形相关:(1)画出图3-2所示触发器输出Q的波形。图3-2(2)图3-3所示电路触发器的初态均为0,画出B、C的波形。 图3-34SR触发器的逻辑符号如图3-4(a)所示,设其初始状态为逻辑0,如果给定CP、S、R的波形如图3-4(b)所示,试画出相应的输出Q波形。(a) (b) 图3-45设正边沿D触发器初态为0,试画出图3-5所示CP和输入信号作用下触发器Q端的波形。图3-56T触发器逻辑符号如图3-6所示,当其脉冲输入CP波形以及T端输入波形如图所示,试画出输出Q端波形(设Q端初始状态为0)。 图3-67电路如图3-7所示,请画出在输入信号作用下,对应的输出Q的波形。(设触发器为边沿触发器,且初态为0)图3-78电路如图3-8所示,请写出各触发器次态方程,并画出在输入信号作用下,对应的输出Q1、Q2的波形。(设触发器均为边沿触发器,且初态为0)图3-89电路如图3-9所示,请画出在输入信号作用下,对应的输出Q1,Q2的波形(设触发器均为边沿触发器,且初态为0)。图3-910根据如图3-10所示电路画出输出波形L。设L的初始状态为0。图3-1011电路如图3-11所示,已知输入端 ,的电压波形,试画出与之对应的Q和的波形。图3-1112有一简单时序逻辑电路如图3-12所示,试写出当C=0和C=1时,电路的状态方程Qn+1,并说出各自实现的功能。图3-1213逻辑电路和各输入信号波形如图3-13所示,画出各触发器Q端波形。设各触发器的初始状态为0。图3-1314在图3-14(a)所示的边沿触发器中,输入CP、D端的波形如图3-14(b)所示,试画出Q0和Q1的输出波形,设触发器的初始状态为Q0=Q1=0。(a)(b)图3-1415由触发器构成的电路及输入波形分别如图3-15(a)和(b)所示,试分别画出Q0和Q1的波形。(a) (b)图3-1516电路和输入波形CP、A如图3-16所示,设起始状态Q1Q0=00,试画出Q1、Q0、B、C的波形。图3-1617. 电路如图3-17所示,设各触发器的初始状态为0。请画出在输入信号作用下,对应的输出Q0、Q1的波形,并描述电路实现的功能。图3-17第三章 锁存器与触发器 参考答案一、选择题1.B;2.C;3.C;4.D;5.BD;6.AD;7.C;8.C;9.ABDE;10.ACDE;11.BCD;12.BCE; 13.D;14.ABD;15.D;16.A;17.C。二、判断题1. 2. 3. 4. 5.6. 7. 8. 9. 三、 填空题12 8;20 0 ;3Q=1、=0 Q=0、=1 Q4RS=0;5空翻 主从式 边沿式;60 1 时钟脉冲四、综合题1.解:2解:3(1) 解:(2) 解: 4解: 5解:6解:7解:8 (2分) 9解:10解: 11解: 12解:当C=0时,J=X ,K=X 为T触发器当C=1时, J=X 为D触发器13.解:14解:由图可写出两个D触发器的特性方程 (CP上升沿到达时刻有效) (CP下降沿到达时刻有效) 由上述两个特性方程可知,这两个触发器都为D触发器,根据边沿D触发器的功能可画出输出Q0和Q1端的波形图。15解: 16解: 17解:(1)波形图:
收藏 下载该资源
网站客服QQ:2055934822
金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号