资源预览内容
第1页 / 共13页
第2页 / 共13页
第3页 / 共13页
第4页 / 共13页
第5页 / 共13页
第6页 / 共13页
第7页 / 共13页
第8页 / 共13页
第9页 / 共13页
第10页 / 共13页
亲,该文档总共13页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述
关于去耦电容应用的综述文挡结构:基本概念:等效电感(ESL )和等效电阻(ESR)文章一:高速PCB电源完整性和地波动分析的仿真第一篇:高速系统中的接地第二篇:电源噪声的削减和滤除方法第三篇:EMI/RFI Co nsiderati ons当今高速数字电路与高频设计的处理器的时钟频率和传输信号速率的频率范围已经达到GHz,这意味着PCB也要处理同样高的频率和宽带信号。去除高频PCB的干扰,主要采用屏蔽、滤波和接地三种方式。在滤波中的电容就显得至关重要。下面给出的资料,介绍了 PCB设计中去耦电容的作用与使用方法。1. 基本概念:等效电感(ESL)和等效电阻(ESR)在用电容抑制电磁骚扰时, 最容易忽视的问题就是电容引线对滤波效果的影响。电容器的容抗与频率成反比, 正是利用这一特性,将电容并联在信号线与地线之间起到对高频噪声 的旁路作用。然而,在实际工程中,很多人发现这种方法并不能起到预期滤除噪声的效果, 面对顽固的电磁噪声束手无策。出现这种情况的一个原因是忽略了电容引线对旁路效果的影 响。实际电容器的电路模型如图1所示,它是由等效电感(ESL)、电容和等效电阻(ESR构成的串联网络。ESL ESR C1 理想电容的阻抗是随着频率的升高降低,而实际电容的阻抗是图 1所示的网络的阻抗特性,在频率较低的时候,呈现电容特性,即阻抗随频率的增加而降低,在某一点发生谐振,在这点电容的阻抗等于等效串联电阻ESR在谐振点以上,由于 ESL的作用,电容阻抗随着频率的升高而增加,这是电容呈现电感的阻抗特性。在谐振点以上,由于电容的阻抗增加, 因此对高频噪声的旁路作用减弱,甚至消失。电容的谐振频率由 ESL和C共同决定,电容值或电感值越大, 则谐振频率越低,也就是 电容的高频滤波效果越差。ESL除了与电容器的种类有关外,电容的引线长度是一个十分重 要的参数,引线越长,则电感越大,电容的谐振频率越低。因此在实际工程中,要使电容器 的引线尽量短。等效串联电阻 ESR ( Equivalent Series Resistance): 电容器的等效串联电阻是由电容器的引脚电阻与电容器两个极板的等效电阻相串联构 成的。当有大的交流电流 通过电容器, ESR 使电容器消耗能量 (从而产生损耗 )。这对射频 电路和载有高波纹电 流的电源去耦电容器会造成严重后果。但对精密高阻抗、小信号模拟 电路不会有很大的影响 。 ESR 最低的电容器是云母电容器和薄膜电容器。等效串联电感 ESL ( Equivalent Series Inductance ):电容器的等效串联电 感是由电容器的引脚电感与电容器两个极板的等效电感串联构 成的。像 ESR 一样, ESL 在射频或高频工作环境下也会出现严重问题,虽然精密电路本身 在直流或低频条件下正常工作。其原因是用子精密模拟电路中的晶体管在过渡频率(transition freque ncie s) 扩展到几百兆赫或几吉赫的情况下,仍具有增益, 可以放大电感值很低的谐振信号。 这就是在高频情况下对这种电路的电源端要进行适当去耦的主要原因。2. 文章一:高速 PCB 电源完整性和地波动分析的仿真(摘自 Ansoft 交流会的 报告)本文处理的是 PCB 板中存在的谐振、波动、随参考面改变的信号变化、本征模、信号 线与电源地耦合等问题。 它还着重论述了去耦电容的布局策略, 以满足目标阻抗和时域特性问题的提出:1) 怎样放置电源 /地板?2) 怎样选择去耦电容?3) 怎样布置去耦电容?4) 需要多少个去耦电容?5) 对地反弹电压是怎么样产生的? 问题的提出和解答:1) 怎样放置电源 /地板?答:找出 PCB 上的谐振电压分布点, 注意到 IC 芯片是电流流散源 ( Current Sink Source )。 找谐振点的应用软件是 Ansoft 公司的 SIWAVE ,在频响曲线上可以看到哪个频点是谐振 的。这个谐振点就是本征频率,当源( IC 芯片)放的位置不足以激励该本征频率时, PCB 是稳定的。谐振出现的可能原因是:a) 阻抗不匹配时;b) 寄生参数有变化时2) 关于去耦电容,有几个基本概念要先弄清楚:a) 等效输入阻抗 :将所要关注的 PCB 板块看作是一个四端口网络, PCB 上采用不同的布 线结构时,端口网络的输入阻抗是不一样的。b) 将电源 /地端子看作网络端口 。c) 目标阻抗 :馈电系统( PDS-Power Delivery System )中的目标阻抗指的是 设计者希望得 到的 从电源馈入端看进去的阻抗(有图例) ,它需要用频响图来显示,纵坐标是阻抗值 的模, 横坐标是频率, 频率范围应该从直流到包含几个可能的谐振频率点。有专门的计算公式。要考虑供电电源的波纹电压比值。d) 在高频时电容的非线性效应出来了,电容里的寄生电感 ESL 影响最大,其次是寄生电阻 ESR 有几个图例:图例 1:馈电系统( PDS-Power Delivery System )的结构件以及它们的作用频段 图例 2:低阻回路在低阻回路中,也不是采用单个的电容值越大越好,最好采 用并联电路法。3) 去耦电容的作用 :在电源 /地板之间为信号回路提供 AC 通道;降低馈电系统的阻抗,以防止板间的电磁干扰;控制 EMI 。1MHz时电路所需要的电容4)高频陶瓷电容 在馈电系统重点应用越来越广泛。举例:在量可以依下式计算得到:mi n1MHzCmin1MHz是指1MHz时电路所需要的最小电容量,I是电流波动值,V是电压波动值。f = 1MHz。上式是否适用于其它频段,有待研究。5)比较四种电容的优缺点:参考链接见:a)NPO电容:抗热性好,过压性能好,ESR很低,但只有某些 nF型号。参考资料以及产品分类来源见: no tes/ high_q_capacita nce.pdfb)X7R电容:型号从nF到uF ,抗热性和过压性能稍差。参考资料以及产品分类来源见: ngstor RA.pdfc)X5R电容:型号从 nF到100uF,抗热性和过压性能较差。参考资料以及产品分类来源见:d)Y5V电容:适用于大电容量,但抗热性和过压性能更差。3. 第一篇:高速系统中的接地1. 将模拟地和数字地分开,两个单独的地层。两个地层间插入back-to-back的肖特基二极管,阻止插拔板子时在两个地线系统中产生的DC压变。2. ADC和DAC视作模拟元件,这两者均要将各自的 AGND和DGND以最短的引线相连,接地引至模拟地层(IC的DGND意味着管脚与IC芯片的数字地相连, 而不是与系统的 数字地相连)。在逻辑上的VD (数字)和VA (模拟)管脚间插入损耗性的铁氧体珠。 转换器内部的数字电流通过VD管脚处的去耦 电容回到地,不再进入内部的地回路。在转换器和数字总线间加设一个缓冲区(接数字地层)。3. 模拟和数字电路需要单独供电。给转换器供电的应该是an alog supply。若转换器有 VD管脚,应接一个单独的 analog supply或者加滤波后接入共同的analog supply。转换器的电源管脚应对模拟地层去耦,逻辑回路的电源管脚应对数字地层去耦。4. 第二篇:电源噪声的削减和滤除方法本文讨论的是消除噪声的滤波技术。不仅适用于不同的DC-DC变换器,还适用于通用的PC5V电源。干扰问题有三种来源:干扰源、干扰路径和敏感设备。相应地,解决干扰问题的方法也有三种:1)对于源:合理布线、控制脉冲的上升/下降沿、滤波、良好接地。2)对于传输途径:减少辐射和传导干扰路径,要合理的屏蔽和隔离。3)对于敏感设备:提高设备的抗扰度,方法一一电源线和信号线滤波、阻抗平衡技术,或者采用差分技术来消除共模信号。滤波技术中多采用电容,下表给出多种电容及其工作的频段:CAPACITOR SELECTIONAluminumElectrolytic (General PurposeAluminurrElectrolytic /SwitchinqITypa)TcintalumElectrolyticPolyester stackedAlm)Cercimic (Multilayer)Size100 pF 120 |F100 |F1PF0.1 pFRatedVoltage25 V25 V20 V400 V50 VESR0百U 100 kHz100 kHz0 12Li100 kHz0.11 1J 1 MHz0.1212 1 MHzOperatingFrec| Jenc. y(2)=100 kHzM SOO kHz二 1 MHz=10 MHz二 1 GHz1) Typs shown in Figure(2) Upper frequency limit is strongly sice and package dependentESR是等效串联阻抗,指电容的寄生阻抗,它对滤波电路的性能起着很重要的作用。对于同一电容,在不同的频段和不同的温度下,ESR是不同的。ESL是等效串联电感,决定着电路阻抗从容性转变为感性的频率点。采用无铅封装时,ESR和ESL都会得到减小。这里提到的所有电容都是表面搭接封装。1)电解电容:适用低频,电压范围宽:从低于10V到500V。量值:1数千uF。泄漏电流高,可达数十uA。2) 电解电容中还有一种钽电容,适用电压100V以下,量值500uF以下。比一般电解电容的容量性好,适用频展较宽,ESR较低。在浪涌和波纹电流应用中要格外小心。3) OS-CON电容是电解电容中最优的一种。4) 薄膜电容:(比较详细的分类)5) 陶瓷电容:图例:IMPEDANCE Z(l)VS. FREQUENCY FOR 1OOpiFELECTROLYTIC CAPACITORS (AC CURRENT = 50mA RMS:图例1:电解电容的高频阻抗特性XARD-ENTRY SWITCHING SUPPLY FILTERUTlIOOliHINPUTFROM NOISYSWITCHINGSUPPLY OR DCTO DCCONVERTERCl0OUTPUT TO 300mA LOAD C2ANALOG STAGE1liF CERAMIC图例2 :一个5V直流整流电路图(频率:10MHz以下),并且附有元器件应用解说。在低频,电容的阻抗特性主要是ESR决定的,频率升高(一般是 1MHz之后),电路呈现感性,就是ESL起主要作用了。值得注意的是在电源滤波中还有另一种应用很广的电容:铁氧化体电容。铁氧化体的特性,和选择铁氧化体的依据见11 12页。有Pspice Ferrite Models是计算铁氧化体阻抗的应用软件,推荐使用。HIGH FREQUENCY LOCALIZED DECOUPLINGTO ADDITONALSTAGES+5VCARDAN TRYFILTERLEADED FERRITt BEAD PANASONIC EXCELSA3Q OPTIONAL)匚ANALOGIC匚Lr-LI kQ,1HFCERAMI 匚
收藏 下载该资源
网站客服QQ:2055934822
金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号