资源预览内容
第1页 / 共20页
第2页 / 共20页
第3页 / 共20页
第4页 / 共20页
第5页 / 共20页
第6页 / 共20页
第7页 / 共20页
第8页 / 共20页
第9页 / 共20页
第10页 / 共20页
亲,该文档总共20页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述
期末考试数字电子技术试题及答案数字电子技术基础试题(一) 一、填空题: (每空1分,共10分) 1 (05)1= () 2= ( ) 16 。 2 逻辑函数L = +B C +D 。 3 . 三态门输出的三种状态分别为: 、 和。 .主从型J触发器的特性方程 =。 . 用4个触发器可以存储 位二进制数。6 . 存储容量为48位的R存储器,其地址线为 条、数据线为条。二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分) 1设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为的是:()图。 图 2.下列几种TTL电路中,输出端可实现线与功能的电路是()。 A、或非门 B、与非门C、异或门、O门 3对CMOS与非门电路,其多余输入端正确的处理方法是( )。 、通过大电阻接地(15) B、悬空C、通过小电阻接地(1) D、通过电阻接V C4图2所示电路为由55定时器构成的( )。 A、施密特触发器 、多谐振荡器 C、单稳态触发器D、T触发器 5.请判断以下哪个电路不是时序逻辑电路( )。图、计数器 、寄存器C、译码器 D、触发器下列几种A/D转换器中,转换速度最快的是( )。图2 、并行A/转换器、计数型/D转换器 、逐次渐进型A/D转换器 、双积分/D转换器 7.某电路的输入波形 u 和输出波形u 如图 3所示,则该电路为()。 图3 A、施密特触发器B、反相器C、单稳态触发器 D、JK触发器 要将方波脉冲的周期扩展10倍,可采用( )。 、1级施密特触发器B、0位二进制计数器 C、十进制计数器 D、1位/A转换器 、已知逻辑函数 与其相等的函数为( )。 A、 B、C、 D、 1、一个数据选择器的地址输入端有3个时,最多可以有( )个数据信号输出。 A、4 B、6 、 D、1 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式 Y= A+ 2、用卡诺图法化简为最简或与式 Y= + C +A D,约束条件:A C+=0 四、分析下列电路。 (每题6分,共12分) 1、写出如图4所示电路的真值表及最简逻辑表达式。 图 4 2、写出如图5所示电路的最简逻辑表达式。 图 5 五、判断如图 6所示电路的逻辑功能。若已知 uB0V,设二极管为理想二极管,试根据 u A 输入波形,画出 u 的输出波形 (8分)t 图6 六、用如图 7所示的8选1数据选择器CT4L151实现下列函数。(8分) (,B,C,D)=(1,5,6,7,9,11,1,1,1)图7 七、用 4位二进制计数集成芯片CT74LS11采用两种方法实现模值为的计数器,要求画出接线图和全状态转换图。(T4S161如图所示,其LD端为同步置数端,CR为异步复位端)。(10分) 图 八、电路如图 所示,试写出电路的激励方程,状态转移方程,求出Z 1 、Z 2 、Z 3 的输出逻辑表达式,并画出在CP脉冲作用下,Q0、Q 1、Z 1、Z2 、Z 3 的输出波形。 (设Q 、 1的初态为。) (12分) 数字电子技术基础试题(一)参考答案一、填空题 : 1(3.25) 1 =( 1110.01 ) 2= ( 1E.4 ) 6。 2 1。 3 .高电平、低电平和高阻态。 . 。 5 四。 6 2、 8 二、选择题: .C 2. 3. 4.A. 6.A 7.C 8. . 0C 三、逻辑函数化简 1、Y=A+ 2、用卡诺图圈0的方法可得:( +D)(A+ )( + ) 四、 1、该电路为三变量判一致电路,当三个变量都相同时输出为1,否则输出为0。 2、 B 1, Y = A,B =Y呈高阻态。 五、 u0 = u u B ,输出波形u 0 如图 所示: 图 10 六、如图 1所示: D 图11 七、接线如图 12所示: 图 12全状态转换图如图 1 所示:( a ) ( b )图 13 八、, ,波形如图 14所示: 数字电子技术基础试题(二) 一、填空题 :(每空1分,共10分)1八进制数 (34. ) 8 的等值二进制数为( )2 ; 十进制数8 的 8421C码为( ) 4BCD 。 . TL 与非门的多余输入端悬空时,相当于输入 电平。 3 .图15所示电路 中 的最简逻辑表达式为 。 图 15 4 一个 J 触发器有个稳态,它可存储 位二进制数。 5 若将一个正弦波电压信号转换成同一频率的矩形波,应采用 电路。 6. 常用逻辑门电路的真值表如表所示,则 、 2 、 3 分别属于何种常用逻辑门。 表 A BF 2 F0 0 1 01 01 100 1 1 1 10 1 F 1 ;F 2;F3。 二、选择题: (选择一个正确答案填入括号内,每题分,共30分 )1、 在四变量卡诺图中,逻辑上不相邻的一组最小项为:( ) A、m 与m 3 B、m 与6 、m 5 与m 13 D、m 与82、L=AB 的对偶式为:( ) 、 A+BC ;B 、( A+B ) ; C 、 A+C ; D 、 ABC ; 3、半加器和的输出端与输入端的逻辑关系是 () A、 与非 B、或非 C、 与或非 、异或 4、 TL 集成电路 7S138 是3 / 线译码器,译码器为输出低电平有效,若输入为 A2 A 1 =01 时,输出:为( )。A . 00100000B. 101111111101 D. 000100 5、属于组合逻辑电路的部件是( )。 A、编码器、寄存器 C、触发器、计数器6.存储容量为8K位的OM存储器,其地址线为( )条。 A、8 B、12 、1 D、14 7、一个八位D/A转换器的最小电压增量为0.01,当输入代码为001时,输出电压为( )V。 、1.8B、154 C、45 D、.56 8、触发器中,当T1时,触发器实现( )功能。 A、置1B、置0 C、计数 D、保持 9、指出下列电路中能够把串行数据变成并行数据的电路应该是( )。 A、J触发器、3/8线译码器 C、移位寄存器 D、十进制计数器 10、只能按地址读出信息,而不能写入信息的存储器为( )。 A、 RM 、RMC、 PRM D、EPRM 三、将下列函数化简为最简与或表达式(本题 0分) 1 (代数法) 2、 F 2 ( A,B,C,D)= (0,1,4,,9)+d (7,10,11,12,13)(卡诺图法) 四、分析如图 16所示电路,写出其真值表和最简表达式。(10分) 五、试设计一个码检验电路,当输入的四位二进制数 A、B、C、D为821BCD码时,输出Y为1,否则为。(要求写出设计步骤并画电路图) (0分) 六、分析如图17所示电路的功能,写出驱动方程、状态方程,写出状态表或状态转换图,说明电路的类型,并判别是同步还是异步电路? (分) 八、如图19所示的十进制集成计数器; 的为低电平有效的异步复位端,试将计数器用复位法接成八进制计数器,画出电路的全状态转换图。( 10分) 图 1 数字电子技术基础试题(二)参考答案 一、填空题 : 110.01 , 00110 高 B 两 ,一多谐振荡器 同或, 与非门,或门二、选择题:1 D 2.B . D 4B5. A 6.C 7. C 8. C 9. C 0. 三、 . 2. 四、 1 , , , 五、 六、同步六进制计数器,状态转换图见图 0。 图 20 八、 八进制计数器电路如图22所示。 数字电子技术基础试题(四)一、选择题(每题2分,共26分)1.将代码(000011)8421转换为二进制数( )。A、(000011) B、(010001) C、(0000011)2 D、)2 .函数的对偶式为( )。A、( B、;、 D、3有符号位二进制数的原码为(1111),则对应的十进制为( )。A、9 B、+9 、13 D、+134.逻辑函数的最简的与或式( )。A、AC+B; B、 C、AC+B D、A+D5逻辑函数的F=的标准与或式为( )。A、 、 C、 D、6逻辑函数Y(A,B,C)=的最简与或非式为( )。A、 B、 C、 D、7.逻辑函数Y(A,B,C,D)=其约束条件为BAC=0则最简与或式为( )。A、 B、;C、 D、8下图为TTL逻辑门,其输出Y为( )。A、0 B、1 C、 D、9.下图为OD门组成的线与电路其输出Y为( )。A、 B、 C、 、10下图中触发器的次态方程Q+为( )。A、A B、0 C、Qn D、1RS触发器要求状态由0 1其输入信号为( )。A、RS01 B、R=1 、RS0 D、R=012.电源电压为+2V的55定时器、组成施密特触发器,控制端开路,则该触发器的回差电压VT为( )。、4V 、6V C、 D、12V1.为了将三角波换为同频率的矩形波,应选用( )。、施密特触发器 B、单稳态触发器C、多谐振器 D、计数器二、判断题(每题1分,共10分)( ).OC门的输出端可并联使用。( )当TL门输出电流IOH.4m,IOL=16mA,IH=
收藏 下载该资源
网站客服QQ:2055934822
金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号