资源预览内容
第1页 / 共4页
第2页 / 共4页
第3页 / 共4页
第4页 / 共4页
亲,该文档总共4页全部预览完了,如果喜欢就下载吧!
资源描述
贵州大学实验报告学院: 专业: 班级: 姓名学号实验组实验时间指导教师成绩实验项目名称组合逻辑电路的设计实验目的1. 学习组合逻辑电路的设计,进一步了解、熟悉和掌握Quartus II 的使用方法。2. 学习Verilog HDL的编程方法。3. 学会使用Vector Wave进行波形仿真。实验环境软件:Altera Quartus II 9.0集成开发环境。实验原理七人表决器源代码:module sevenvote(voter,pass); /定义模块input 6:0 voter; /定义7位数据选择信号output pass; /定义输出信号reg pass; /定义寄存器信号reg 2:0 sum; /定义3位寄存器类型变量 reg 2:0 i; /定义3位寄存器类型变量always(voter) /循环执行一直检测voter信号有无变化begin /开始执行 sum=0; /初始化 for(i=0;i=6;i=i+1) /循环语句 if(voteri=1) sum=sum+1b1; /加一个1位二进制数1. if(sum2) /判断3位寄存器类型二进制第三位为1 pass=0; else pass=1; end endmodule /结束模块格雷码转换电路源代码:module bintogray(bin,gray,led); /定义模块input 3:0 bin; /定义4位输入信号output 3:0 gray; /定义4位输出信号output 3:0 led; /定义4位输出信号assign gray=bin1b0,bin3:1; /gray变量始终表示assign led=gray;endmodule /结束模块 module graytobin(gray,bin); /定义模块 input 3:0 gray; /定义4位输入信号output 3:0 bin; /定义4位输出信号reg 3:0 bin_r; /定义4位寄存器类型变量always(gray) /循环执行一直检测gray信号begin /格雷码转换bin_r0=gray3gray2gray1gray0;bin_r1=gray3gray2gray1;bin_r2=gray3gray2;bin_r3=gray3;endassign bin=bin_r;endmodule /结束模块实验内容编写需设计的任一组合逻辑电路的Verilog代码并仿真。任务1:设计一个七人表决电路要求:(1)若同意的人数超过半数时,输出为1。 (2)用开关表示输入,选用某个LED亮灭显示最终结果。任务2:设计格雷码转换电路要求:(1)拨码开关SW0-4作为输入的二进制码。 (2)led0-4表示输入的二进制码,led4-7显示转换结果。实验数据1. 七人表决器仿真结果:如图可知:当voter数组的七个变量中超过四个为一,则输出为1;否则输出为0.2. 格雷码转换设计原理框图:格雷码转换电路仿真结果(总体):下图为bintogray:下图为graytobin:实验总结1. 对于多模块的工程,工程名要与顶层文件名相同2. 顶层文件名要与工程中的模块名不同3. 程序必须要在使用图形设计将两个模块连在一起之后才能运行。4. 可以通过在file中右击选择某一个模块设为顶层文件。指导教师意见签名: 年 月 日注:各学院可根据教学需要对以上栏木进行增减。表格内容可根据内容扩充。
收藏 下载该资源
网站客服QQ:2055934822
金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号