资源预览内容
第1页 / 共49页
第2页 / 共49页
第3页 / 共49页
第4页 / 共49页
第5页 / 共49页
第6页 / 共49页
第7页 / 共49页
第8页 / 共49页
第9页 / 共49页
第10页 / 共49页
亲,该文档总共49页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述
选择题:1,第一代计算机中使用的主要器件是 .A、 电子管 B晶体管C、中小规模集成电路D、中大规模集成电路A、电子管B、晶体管C、集成电路D、超大规模集成电路答案ABCD的顺序就是计算机一二三四代的顺序2、下列用来表示计算机的性能指标不正确的是 。A、处理机字长B、反码 C总线宽度 D MIPS3、在定点二进制运算器中,减法运算一般通过 来实现。A、原码运算的二进制减法器B、补码运算的二进制加法器C、原码运算的十进制加法器D、补码运算的二进制减法器4、下列关于定点数和浮点数运算结果溢出的说法正确的是.A、浮点数阶码下溢一般指运算结果为0B、定点数上溢指超过它所能表示的最大数C、定点数下溢指运算结果为0D、浮点数阶码上溢指超过当前浮点数所能表示的最大数5、存储器中表示存储的最小单位是【】。A、存储器 B以上说法均不对 C、存储单元 D存储位元6、存储器的随机访问方式是指【】。A、可按地址访问存储器任一编址单元,其访问时间相同且与地址无关B、可对存储器进行读出与写入C、可随意访问存储器D按随机文件访问存储器7、下列关于并行存储器的说法,不正确的是 .A、主存储器是线性编址的B、双端口和多模块交叉存储器均采用空间并行技术。C、双端口存储器是指同一个存储器具有两组相互独立的读写控制电路。D多模块交叉存储器中地址在模块中按交叉方式安排8、关于Cache高速缓冲存储器的说法中,错误的是【】.A、Cache的命中率只与其容量相关B、在体系结构上,Cache存储器位于主存与CPU之间C、使用Cache存储器并不能扩大主存的容量D、Cache存储器存储的内容是主存部分内容的拷贝9. 操作数地址,为某一寄存器内容和位移量之和,可以是寻址方式。A、相对寻址方式 B变址寻址方式 C以上三种方式D、基址寻址方式10、某计算机的指令流水线由四个功能段组成,指令流经各功能段的时间(忽略各功能段之间的缓存时间)分别是90ns, 80ns, 70ns和6ons,则该计算机的流水线操作周期应设计为。A、90ns B8Ons C, 60ns D, 70ns11 CPU对整个计算机系统的运行是极其重要的,它具有下列选项列出的哪些基本功能【】。指令控制时间控制数据加工操作控制A、 B、 C,D、12,假设某系统总线在一个总线周期中并行传输4字节信息,一个总线周期占用2个时钟周期,总线时钟频率为10MHz 则总线带宽是A、20MB/S、B 80MB/S C,10MB/s D 40MB/S13,假设某计算机的存储系统由Cache和主存组成,某程序执行过程中访存l0000次,其中访间Cache缺失(未命中)500次,则Cache的命中率是。A、95 % B、9.5 % C, 5% D、50 %14、同步通信之所以比异步通信具有较高的传输频率,是因为同步通信.A 总线长度较短 B、各部件存取时间比较接近C、不需要应答信号D、用一个公共时钟信号进行同步15、计算机的外围设备是指【】。A输入了输出设备 B、外存储器 C输入/输出设备及外存储器 D除了CPU和内存以外的其他设备16, CPU主要由哪两个部分组成【】。 ALU CACHE CU ICA B、 C、 D、17、十进制数-128的8位补码表示是。A、11111111 B l000000lB C、l0000000B D1l000000B18、在下面描述的汇编语言基本概念中,不正确的表述是。A、汇编语言编写的程序执行速度比高级语言慢B,汇编语言对机器的依赖性高C、对程序员的训练要求来说,需要硬件知识D、用汇编语言编写程序的难度比高级语言大19、寄存器间接寻址方式中,操作数在【】。A通用寄存器 B、程序计数器C、堆栈 D、主存单元20、下列关于SRAM和DRAM的描述中,正确的是。A, SRAM比DRAM的速度更快B, SRAM需要动态刷新C, SRAM中的数据在掉电后不会丢失,而DRAM则会D、单位容量DRAM的价格更高21、下列关于存取时间和存储周期的描述中,正确的是【】。A、存储周期指-改读操作命令发出到该操作完成,将数据读出到数据总线上所经历的时间(存取时间)B、以上说法均不正确C存取时间指连续启动两改读操作所需间隔的最小时间 (存储周期)D存储周期略长于存取时间P6622、以下关于常用的指令寻址方式,正确的是【】。A、立即数寻址方式 B、寄存器寻址方式C、相对寻址方式D、跳跃寻址方式23 发生中断请求的时间条件是【】。A、 一次DMA操作结束B、一改I/O操作结束C,机器内部发生故障D、一条指令执行结束24、保存当前正在执行指令地址的寄存器是【】.A、数据寄存器(DR) B程序计数器(PC) C,指令寄存器(IR) D地址寄存器(AR)在CPU中:(1) 保存当前正在执行的指令的寄存器是(IR);(2) 保存当前正在执行的指令地址的寄存器是(AR)25、同步控制是【】。A、只适用于外围设备控制的方式B、所有指令执行时间都相同的方式C、由统一时序信号控制的方式D,只适用于CPU控制的方式26,系统总线中地址线的功能是【】。A、 选择进行信息传输的设备B、选择外存地址C、选择主存单元地址D,指定主存和I/O设备接口电路的地址27,采用串行接口进行7位ASCII码传送,带有一位奇校验位,1位起始位和1位停止位,当波特率位9600波特时,字符传送速率为【】A、960 B、873 C, 480 D、137128,偏移寻址通过将某个寄存器内容与一个形式地址相加而生成有效地址,下列寻址方式中,不属于偏移寻址方式的是【】A、 基址寻址 B、相对寻址C、变址寻址D间接寻址29、中断向量地址是【】A、中断服务程序入口地址指示器 B、例行程序入口地址C、中断服务程序入口地址D、子程序入口地址30、计算机的外围设备是指【】。A、外存储器 B、除了CPU和内存以外的其他设备 C,输入/输出设备D、输入输出设备及外存储器31, CPU响应中断的时间是【】A、 间址周期结束B,执行周期结束 C 中断源提出请求 D取指周期结束32、下列说法中【】是正确的.A、指令的地址码给出存储器地址的加法指令,在执行周期不一定访存B、加法指令的执行周期一定不访存C、指令的地址码给出存储器地址的加法指令,在执行周期一定访存 D,加法指令的执行周期一定要访存33、基址寻址方式中,操作数的有效地址是【】。A、寄存器内容加上形式地址B、程序计数器内容加上形式地址C,变址寄存器内容加上形式地址D、基址寄存器内容加上形式地址(位移量)34, DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作【】。A DMA, B、周期挪用C、停止CPU访问主存 D, DMA与CPU交替访问35、下列描述中【】是正确的.A、以上说法均不对B,控制器能理解、解释并执行所有的指令及存储结果C,所有的数据运算都在CPU的控制器中完成D、一台计算机包括输入、输出、控制、存储及算逻运算五个单元36,以下【】是错误的。A,软件查询法和硬件法都能找到中断服务程序的入口地址 B、中断向量就是中断服务程序的入口地址C、中断向量法可以提高识别中断源的速度D、中断服务程序可以是操作系统模块37,浮点数的表示范围和精度取决于【】。A、 阶码的机器数形式和尾数的位数B,阶码的机器数形式和尾数的机器数形式C,阶码的位数和尾数的机器数形式D,阶码的位数和尾数的位数38、程序控制类指令的功能是【】。A、一定是自动加+1 B、改变程序执行的顺序 C,进行主存和CPU之间的数据传送D,进行CPU和设备之间的数据传送39、对有关数据加以分类、统计、分析,这属于计算机在【】方面的应用A、实时控制B,数据处理C,数值计算D,辅助设计40,以下关干中断的叙述中,是正确的。A、 外部设备一旦发出中断请求,CPU应立即响应 B、中断方式一般用于处理随机出现的服务请求C、程序查询用于键盘中断D、外部设备一旦发出中断请求,便立即得到CPU的响应41、在独立请求方式下,若有N个设备,则。A、有N个总线请求信号和一个总线响应信号B,有N个总线请求信号和N个总线响应信号 C有一个总线请求信号和一个总线响应信号D 有一个总线请求信号和N个总线响应信号42、主存和CPU之间增加高速缓冲存储器的目的是 A解决CPU和主存之间的速度匹配问题 B,既扩大主存容量,又提高了存取速度C、扩大主存容量 D扩大辅存容量43、在浮点机中,判断原码规格化形式的原则是【A、尾数的符号位与第一数位相同 B、尾数的符号位与第一数位不同C、阶符与数符不同 D、尾数的第一数位为1,数符任意44,超标量技术是【】A、 在每个时钟周期内同时并发多条指令B、 缩短原来流水线的处理器周期C、 把流水线的处理数据量提升到超过原来设计的标准D、 把多条能并行操作的指令组合成一条具有多个操作码字段的指令45、Cache的地址映射中【】比较多的采用按内容寻址,的相联存储器来实现。A,以上都有B、组相联映象C、直接映象D、全相联映象46,第二代计算机中使用的主要器件是【】。A、 晶体管B、电子管C、中大规模集成电路O、中小规模集成电路47,某机字长64位,1位符号位,63位表示尾数,若用定点整数表示,则最大正整数是。A、+(263-1) B, +(264-1) C、-(263-1) D、-(264-1)48、存储单元是指【】A、存放1个二进制信息位的存储基元B、存放1个机器字的所有存储基元集合C,存放1个字节的所有存储基元集合D、存放2个字节的所有存储基元集合49,操作数寻址方式中的寄存器间接寻址方式,是指操作数在中。A、 外存B,寄存器C、硬盘 D、内存50、指令周期是指【】。A .CPU从主存取出一条指令加上执行一条指令的时间B, CPU执行一条指令的时间 C, CPU从主存取出一条指令的时间D、时钟周期时间51,冯诺依曼机工作的基本方式的特点是【】。A、 堆栈操作 B、存贮器按内容选择地址 C按地址访并顺序执行指令D,多指令流单数据流52、在机器数【】中,零的表示形式是唯一的A、反码B、补码C,移码 D,原码53、为了便于实现多级中断,保存现场信息最有效的办法是采用【】。A、存储器B、堆栈 C,通用寄存器D、外存54、运算器的核心功能部件是【】。A 数据总线 B通用寄存器 C ALU D、状态条件寄存器55微程序控制器中,机器指令与微指令的关系是【】。A、 一条微指令由若干条机器指令组成B、 一段机器指令组成的程序可由一条微指令来执行C、 每一条机器指令由一段用微指令编成的微程序来解释执行D、 每一条机器指令由一条微指令来执行56双端口存储器所以
收藏 下载该资源
网站客服QQ:2055934822
金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号