资源预览内容
第1页 / 共11页
第2页 / 共11页
第3页 / 共11页
第4页 / 共11页
第5页 / 共11页
第6页 / 共11页
第7页 / 共11页
第8页 / 共11页
第9页 / 共11页
第10页 / 共11页
亲,该文档总共11页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述
数字电子技术考试试卷参考答案(第一套)课程号考试时间100分钟适用专业年级(方向):电信、通信、测控、自动化、电气工程、电科、应物2008级考试方式及要求:闭卷笔试题号一二三四五六七总分得分阅卷人一、填空题(共28分)1、(2分)(35)D=( ) = ( )B。2、(2分)已知带符号二进制数A=(-)B,则该数用原码表示为A原= ,补码表示为A补= 。3、(2分)由传输门构成的电路如下图a所示,当A=0时,输出L= B 。4、(2分)在上图b所示电路中,输出函数Z=。5、(3分)单极性输出8位D/A转换器,当输入数字量为()B时,其输出电压为1.8V,当输入数字量为()B时,其输出电压为 4.66 V。6、(2分)A/D转换器的转换速度主要取决于转换类型。对双积分型A/D转换器、并行比较型A/D转换器和逐次比较型A/D转换器的相对速度进行比较,转换速度最快的是并行比较型A/D转换器,转换速度最慢的是双积分型A/D转换器。7、(3分)一个存储容量为8K4的存储系统有 215 个存储单元,若用该存储器构成16K8的存储系统,则需 4 片8K4的存储器。8、(3分)下图所示逻辑电路的输出逻辑函数表达式Y =。9、(3分)8选1数据选择器74HC151各输入端信号如下图所示,其输出函数F=。10、(2分)四位右移移位寄存器构成环形计数器,若现态从左到右为Q3Q2Q1Q0=0101,经右移2位后,其次态Q3Q2Q1Q0= 0101 。11、(4分)如图所示 ROM,有 2 条地址线, 4 条数据线,当,输入地址A1A0=10时,输出D3D2D1D0= 1101 。二、(10分)用卡诺图法将下列逻辑函数化简为最简与或式解:先将函数化为与或式 CDAB000111100010111111111011最简与或式 三、(16分)设计一个三输入码变换电路,该码变换电路真值表如下表所示。当输入控制信号A为0时,把无符号两位二进制码变换成反码,当输入控制信号A为1时,把无符号两位二进制码变换成补码。要求:(1)求逻辑函数的最小项表达式和最简与或式;(2)用非门和与非门实现该电路; (3)用74HC138实现该电路。 码变换电路真值表A B CY Z 0 0 01 10 0 11 00 1 00 10 1 10 01 0 00 01 0 11 11 1 01 01 1 10 1解:(1)逻辑函数的最小项表达式 逻辑函数的最简与或式 (2) 用非门实现该电路的逻辑图见下图(a)(3)A、B、C从A2、A1、A0输入,令用74HC138实现该电路的逻辑图见下图(b)图(a)图(b)四、(6分)时序电路及输入波形如图所示,写出其激励方程和状态方程,并画出输出Q端的波形。设触发器初态为“0”。 解:激励方程 状态方程 Q端的波形如上图所示。五、(20分)分析下图所示的时序逻辑电路,写出其激励方程、状态方程和输出方程,画出其状态转换表、状态转换图,并说明电路实现的逻辑功能。解:激励方程 J0=K0=A J1=K1=AQ0输出方程 状态方程 状态转换表 Q1nQ0nQ1n+1Q0n+1/ZA=0A=10000/001/00101/010/01010/011/01111/000/1状态转换图功能:该电路是一个同步可控2位二进制(模4)加计数器。 A=0时,保持;A=1时,2位二进制加计数,Z为进位信号。六、(10分)试用4位同步二进制加计数器74HTC161构成同步十四进制计数器,并画出该十四进制计数器状态图。方法之一:反馈清零法(14)D=(1110)B,电路在时产生零信号,使异步清零端为零。用74HTC161构成同步十四进制计数器电路如图(a)所示, 状态图如图(b)所示。图(a)图(b)七、(10分)画出用555定时器构成的多谐振荡器的电路图,设电源电压为VCC, 5脚不外加控制电压,写出振荡器振荡频率的计算公式,并定性画出该振荡器6脚VC和3脚输出Vo的工作波形。 解:555定时器构成的多谐振荡器电路如下图(a)振荡周期 振荡频率 VC和Vo的工作波形如下图( b)。图(a) 图(b)附表附表1:集成数据选择器74HC151的功能表输入输出使能选择S2 S1 S0Y H L HLL L LD0 LL L HD1 LL H LD2 LL H HD3 LH L LD4 LH L HD5 LH H LD6 LH H HD7 附表2 集成译码器74138的功能表附表3 集成同步四位二进制加计数器74HTC161的功能表输 入输 出清零预置使能时钟预置数据输入Q3Q2Q1Q0进位CEPCETCPD3D2D1D0TCLLLLLLHLD3*D2*D1*D0*D3D2D1D0#HHL保 持#HHHL保 持LHHHH计 数#注:DN*表示 CP 脉冲上升沿之前瞬间DN的电平,#表示只有当CET为高电平且计数器状态为HHHH时输出为高电平,其余均为低电平。附表4 555定时器的功能表输 入输 出阈值输入(6脚)触发输入(2脚)复位(4脚)输出(3脚)放电管T00导通11截止10导通1不变不变
收藏 下载该资源
网站客服QQ:2055934822
金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号