资源预览内容
第1页 / 共5页
第2页 / 共5页
第3页 / 共5页
第4页 / 共5页
第5页 / 共5页
亲,该文档总共5页全部预览完了,如果喜欢就下载吧!
资源描述
实验课程名称:EDA实验_实验项目名称用原理图输入法设计4位全加器实验成绩实 验 者孙爱程专业班级通信0906组 别0120909320124同 组 者实验日期一、实验目的和要求复习加法器的原理,掌握加法器的设计实现方法,设计实现数字系统设计中常用的4位全加器,在此基础上进一步熟悉Quartus II软件的使用方法,熟练掌握EDA的图形编程方法、开发流程、以及组合逻辑电路的设计、分析、综合、仿真方法。二、实验主要仪器和设备1 计算机及操作系统2 Quartus II软件三、 实验原理1 .4位全加器的管脚如图:2.说明:其中CIN表示输入进位位,COUT表示输出进位位,输入A和B分别表示加数和被加数。输出SUMABCIN,当SUM大于255时,COUT置1。四、实验方案设计、实验方法1 实验方案4位全加器可以看作四个1位全加器级联而成,首先采用基本逻辑门设计1位全加器,而后通过多个1位全加器级联实现4位全加器。1位全加器示意图如下:其中,其中CI表示输入进位位,CO表示输出进位位,输入A和B分别表示加数和被加数。S为输出和,其功能可用布尔代数式表示为:2 实验方法首先根据一位全加器的布尔代数式应用基本逻辑门设计一位全加器,而后仿真验证一位全加器设计,准确无误后生成元件,供4位全加器设计用。将4个1位全加器级联构成四位全加器。五、实验步骤1 半加器的设计设计电路图如下所示:仿真时序图如下 全加器电路图全加器仿真时序图4位加法器电路图4位加法器仿真时序电路图附录:流程图- 5 -
收藏 下载该资源
网站客服QQ:2055934822
金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号