资源预览内容
第1页 / 共4页
第2页 / 共4页
第3页 / 共4页
第4页 / 共4页
亲,该文档总共4页全部预览完了,如果喜欢就下载吧!
资源描述
计算机组成原理模拟试题 网络0901一、选择题(20%)1相联存储器是指按 进行寻址的存储器。A地址指定方式 B堆栈存取方式C内容指定方式 D地址指定方式与堆栈存取方式结合2单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常需采用_ 。A. 堆栈寻址方式 B.立即寻址方式 C.隐含寻址方式 D.间接寻址方式3用于对某个寄存器中操作数的寻址方式称为 寻址。A. 直接 B. 间接 C. 寄存器直接 D. 寄存器间接4在按字节编址的存储器中,每个编址单元中存放 。A1位 B8位 C16位 D32位5SCSI接口以菊花链形式最多可连接 台设备。A7台 B715台 C6台 D10台6CRT的分辨率额为10241024,颜色深度为8位,则刷新存储器的存储容量是 。A2MB B1MB C8MB D1024B7. 操作控制器的功能是 。A产生时序信号 B从主存取出一条指令 C完成指令操作的译码D从主存取出指令,完成指令操作码译码,并产生有关的操作控制信号,以解释执行该指令8. 在不同速度的设备之间传送数据, 。 A必须采用同步控制方式 B必须采用异步控制方式 C可以选用同步方式,也可选用异步方式 D必须采用应答方式9. 半导体静态存储器SRAM的存储原理是 。 A依靠双稳态电路 B依靠定时刷新 C依靠读后再生 D信息不再变化10微程序控制器中,微程序的入口地址是由 形成的。A机器指令的地址码字段 B微指令的微地址码字段C机器指令的操作码字段 D微指令的微操作码字段11 EPROM是指 。A读写存储器 B只读存储器 C闪速存储器 D光擦除可编程只读存储器12 由于CPU内部的操作速度较快, 而CPU访问一次主存所花的时间较长,因此机器周期通常用 来规定。A主存中读取一个指令字的最短时间 B主存中读取一个数据字的最长时间C主存中写入一个数据字的平均时间 D主存中取一个数据字的平均时间13 采用虚拟存贮器的主要目的是 。A提高主存贮器的存取速度B扩大主存贮器的存贮空间,并能进行自动管理和调度 C提高外存贮器的存取速度 D扩大外存贮器的存贮空间14 计算机的外围设备是指 。A输入输出设备 B外存储器C远程通信设备 D除了CPU和内存以外的其它设备15 某计算机字长为32位,其存储容量为16M32位,它的地址线和数据线的总和是 。A16 B32 C64 D5616若X补=0.1101010,求X= 。A1.0010101 B1.0010110C0.0010110 D0.110101017 在不同速度的设备之间传送数据 。 A必须采用同步控制方式 B必须采用异步控制方式C可以选用同步方式,也可选用异步方式D必须采用应答方式 18 设置中断排队判优逻辑的目的是 。A产生中断源编码 B使同时提出的请求中的优先级别最高者,得到及时响应C使CPU能方便地转入中断服务子程序 D提高中断响应速度19 在大多数磁盘中 。A各磁道的位密度相同 B最外圈磁道的位密度最大C最内圈磁道的位密度最大D写入时选择较高的位密度,以增加记录信息;读出时选择低的位密度,以提高可靠性20寄存器间接寻址方式中,操作数处在_。A通用寄存器 B主存单元 C程序计数器 D堆栈二、填空题(20%)1. 移码表示法主要用于表示 【1】 数的阶码E,有利于比较两个数阶码的大小。2. DMA控制器与CPU分时使用内存通常采用以下三种方法:停止CPU访问内存、 【2】 和DMA与CPU交替访内3. 中央处理器(CPU)的四个主要功能是:指令控制、 【3】 、 【4】 和数据加工。4. 指令格式是指令字用二进制代码表示的结构形式,通常由 【5】 字段和 【6】 字段组成。5. 按照总线仲裁电路的位置不同,仲裁方式分为集中式仲裁和【7】两类。6. 在机器的一个CPU周期中,一组实现一定操作功能的微命令的组合,构成一条 【8】 ,它由 【9】 和 【10】两部分组成。三、简答题(20%)1.简述激光打印机工作原理。2.集中式总线仲裁包括哪三种方式及其各自优缺点。3.写入代码为11010100110,试画出NRZ0,NRZ1,PM,FM,MFM制写电流波形。4.某微机指令格式如下所示: 15 10 9 8 7 0OPXD 格式中 D 为位移量,X为寻址方式特征值: X=00 , 直接寻址; X=01, 用变址寄存器R1进行变址 X=10, 用变址寄存器R2进行变址 X=11, 相对寻址 设(PC)=1234H,(R1)=0037H,(R2)=1122H,(H代表十六进制数),请确定如下指令的有效地址: (1)4420H (2) 2244H (3) 3521H 四、计算题(20%)1. 假设要发送的数据为11100011, 采用CRC的生成多项式G(x)=x5+x4+x+1。试求应添加在数据后面的余数及编码后的报文(CRC码)。2. CPU执行一段程序时,cache完成存取的次数为3800次,主存完成存取的次数为200次,已知cache存取周期为50ns,主存为250ns,求Cache /主存系统的效率和平均访问时间。3.已知某磁盘存储器转速为2400转/分,每个记录面道数为200道,平均查找时间为60ms,每道存储容量为96Kbit,求磁盘的存取时间与数据传播率。五、应用题(20%)1. 用8K8位的ROM芯片和8K8位的RAM芯片组成一个32K8位的存储器,其中RAM地址占24K(地址为2000H7FFFH),ROM地址占8K(地址为0000H1FFFH)。RAM芯片有两个输入端:当CS有效时,该片选中,当WR=1时,执行读操作;当WR=0时,执行写操作。ROM芯片只有一个控制输入端片选CS。要求画出此存储器组成结构图。(包括与CPU的连接)。2. CPU结构如下图所示,其中包括一个累加寄存器AC,一个状态寄存器和其他4个寄存器,各部分之间的连线表示数据通路,箭头表示信息传送方向。(1)标明4个寄存器的名称。(2)简述取指令的数据通路。(3)简述完成指令LDA X的数据通路(X为主存地址,LDA的功能为(X)AC)。(4)简述完成指令ADD Y的数据通路(Y为主存地址,ADD的功能为(AC)十(Y) AC) (5)简述完成指令STA Z的数据通路(Z为主存地址,STA的功能为(AC) Z)。
收藏 下载该资源
网站客服QQ:2055934822
金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号