资源预览内容
第1页 / 共46页
第2页 / 共46页
第3页 / 共46页
第4页 / 共46页
第5页 / 共46页
第6页 / 共46页
第7页 / 共46页
第8页 / 共46页
第9页 / 共46页
第10页 / 共46页
亲,该文档总共46页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述
电信学院 微电子学系 1微电子制造技术半导体制造技术半导体制造技术半导体制造技术半导体制造技术西安交通大学微电子技术教研室西安交通大学微电子技术教研室西安交通大学微电子技术教研室西安交通大学微电子技术教研室刘润民刘润民刘润民刘润民 第第第第 3 3 章章章章 器件技术器件技术器件技术器件技术 电信学院 微电子学系 2微电子制造技术引引 言言 用于微芯片的电子器件是在衬底上构建的。通用的微微芯芯片片器器件件包包括括电电阻阻、电电容容、熔熔丝丝、二二极极管管和和晶晶体体管管。它们在衬底上的集成是集成电路芯片制造技术的基础。 硅片上电电子子器器件件的的形形成成方方式式被被称称为为结结构构。半导体器件结构有成千上万种。这里只能列举出其中的一部分。本章将讨论器件的实际形成,以了解它们在应用中是怎样发挥作用的。同时,本章还将对集成电路产品的不同分类进行回顾。电信学院 微电子学系 3微电子制造技术本章要点本章要点1.区别模拟和数字、有源和无源器件的不同。说明在无源器件中寄生结构的影响;2.对PN结进行描述,讨论其重要性,并解释其反向偏压和正向偏压的不同;3.描述双极技术特征和双极晶体管的功能、偏压、结构及应用;4.描述 CMOS 技术的基本特征,包括场效应晶体管、偏压现象以及CMOS反相器;5.描述 MOSFET 增强型和耗尽型之间的区别;6.描述寄生晶体管的影响和 CMOS 闩锁效应的本质;7.列举一些集成电路产品,描述其各自的一些应用。电信学院 微电子学系 4微电子制造技术电电 路路 类类 型型 模拟电路模拟电路 在电子技术中,模拟电路是指其电参数在一定电压、电流、功耗值范围内变化的一种电路。 模拟电路可以设计成由直流(DC)、交流(AC)或者两者的混合以及脉冲电流来作为工作电源。电信学院 微电子学系 5微电子制造技术 数字电路数字电路 数字电路在两种性质不同的电平信号高电平和低电平下工作。 数字电路与数字(逻辑)器件有关。数字器件(电路)可用于测量并控制事件结果:要求既有开/关型命令,又能受模拟线性电路分立增量变化的控制。这也正是今天区别模拟器件和数字器件如此困难的原因所在。高低电平准确数值取决于特别的器件技术。下面是两个逻辑电平的例子: 逻辑类型 高电平1 低电平0 TTL 5 VDC 0.0 VDC CMOS 3.5VDC 0.0 VDC 电信学院 微电子学系 6微电子制造技术无源元件结构无源元件结构 在电路中电电阻阻和和电电容容都都是是无无源源元元件件。因为这些元件无论怎样和电源连接,它们都能传输电流。例如,一个电阻无论是与电源的正极还是负极连接,它都能传输同样的电流。 集成电路电阻结构集成电路电阻结构 集集成成电电路路中中的的电电阻阻可可以以通通过过金金属属膜膜、掺掺杂杂的的多多晶晶硅硅,或或者者通通过过杂杂质质扩扩散散到到衬衬底底的的特特定定区区域域产产生生。这些电阻是微结构,因此它们只占用衬底很小的区域。电阻和芯片电路的连接是通过与导电金属(如铝、钨等)形成接触实现的(见下图)。电信学院 微电子学系 7微电子制造技术集成电路中电阻结构示例集成电路中电阻结构示例 n- Substrate Metal contact Film type resistorSiO2, dielectric material Metal contactn-p- Diffused resistorSiO2, dielectric materialFigure 3.1 电信学院 微电子学系 8微电子制造技术寄生电阻结构寄生电阻结构 寄生电阻是在集成电路元件设计中产生的多余电阻。它它存存在在于于器器件件结结构构中中是是因因为为器器件件的的尺尺寸寸、形形状状、材材料料类类型型、掺掺杂杂种种类类以以及及掺掺杂杂数数量量。寄生电阻不是我们所需要的,因为它会降低集成电路或者器件的性能。图3.2表示了晶体管中寄生电阻的位置。 寄生电阻是可积累的,这意味着一串电阻总的效应比单个电阻大。在集成电路器件中。这些寄生电阻的影响成为能否降低芯片上器件特征尺寸的关键因素。随着集成度的提高,电阻将会增加,使电性能总体下降。为此设计者可选用低电阻金属作为接触层和特别工艺设计以减小有源器件的体(bulk)电阻。电信学院 微电子学系 9微电子制造技术RECREBRBBRBCRCCRCBMetal contact resistanceBulk resistancen+ n+p- Base Emitter Collectorp- SubstrateFigure 3.2 晶体管中寄生电阻的剖面 电信学院 微电子学系 10微电子制造技术集成电路电容结构集成电路电容结构 大家知道,一个简单的电容器是由两个分立的导电层被介质(绝缘)材料隔离而形成的。微芯片制造中介质材料通常是二氧化硅(SiO2),平面型电容器的导电层可由金属薄层、掺杂的多晶硅,或者衬底的扩散区形成。通常衬底上的电容器由4钟基本工艺组成(见图3.3)。电信学院 微电子学系 11微电子制造技术SubstrateOxide dielectricMetal contactsSubstrateDielectric material (oxide)2nd dopedpoly layerMetal contactto 1st poly1st doped poly layerSubstrateMetal contact to diffused regionDoped poly layerp- Diffused regionSubstrate1st, n+ poly plate2nd, n+ poly plateDielectric material (oxide)Figure 3.3 集成电路中电容结构电信学院 微电子学系 12微电子制造技术nnnSDGp- Substrateoxidedoped polyField effect transistorBipolar junction transistornpnCEBp- SubstrateFigure 3.4 晶体管中寄生电容器电信学院 微电子学系 13微电子制造技术有源元件结构有源元件结构pn 结二极管双极晶体管肖特基二极管双极集成电路技术CMOS 集成电路技术增强型和耗尽型 MOSFET电信学院 微电子学系 14微电子制造技术p- SubstrateCathode Anodepn junction diodeMetal contactHeavily doped p region Heavily doped n regionFigure 3.5 PN结二极管的基本符号和结构电信学院 微电子学系 15微电子制造技术p-type Sin-type SiDepletionregionCathodeAnodeMetal contactPotentialhill0BarriervoltageCharge distribution of barrier voltage across a pn Junction.Figure 3.6 PN结二极管的开路情况电信学院 微电子学系 16微电子制造技术Figure 3.7 反偏 PN二极管pn3 VLampOpen-circuit condition(high resistance)外加电场电信学院 微电子学系 17微电子制造技术pn3 VHole flowElectron flowLampFigure 3.8 正偏PN 二极管 外加电场电信学院 微电子学系 18微电子制造技术12010080604020.4.81.21.6+ I- V+ V- IBreakdownvoltageLeakagecurrentReverse bias curveForward bias curveJunction voltageFigure 3.9 硅二极管的正偏与反偏电学特性电信学院 微电子学系 19微电子制造技术Physical structurepnpEmitterCollectorBaseBCEpnp transistorSchematic symbolPhysical structureBCEEmitterCollectorBasenpnnpn transistorSchematic symbolFigure 3.10 两种双极晶体管电信学院 微电子学系 20微电子制造技术Lamp1.5 VnpnS1BCE3 VNonconduction modeConduction modeElectronflowe-e-h+1.5 V n p nS1BCE 3 VLampFigure 3.11 NPN 晶体管的偏置电路 电信学院 微电子学系 21微电子制造技术Nonconduction mode1.5 VpnpS1BCE3 VLampConduction mode Hole flowh+e-1.5 V p n pS1BCE3 Vh+LampFigure 3.12 PNP 晶体管的偏置电路电信学院 微电子学系 22微电子制造技术p- substraten+pn+Metal contactCEBFigure 3.13 NPN BJT的剖面图电信学院 微电子学系 23微电子制造技术肖特级二极管肖特级二极管 肖特级二极管是由金属和轻掺杂的n型半导体材料接触形成的(图3.14)。这种形式器件的工作原理与普通二极管相似正偏时低电阻,反偏时高电阻。硅硅肖肖特特级级二二极极管管的的正正向向结结电电压压降降(0.30.5V),几几乎乎是是硅硅pn结结二二极极管管(0.60.8V)的的一一半半。肖肖特特级级二二极极管管的的最最大大优优势势是是其其电电导完全取决于电子,这使其从开到关的时间更快。导完全取决于电子,这使其从开到关的时间更快。 肖特级二极管的发明使双极集成电路技术得以在21世纪继续应用。肖特级二极管的概念已用于高速和更高功效的双极集成电路的发展中。电信学院 微电子学系 24微电子制造技术Schottky contactNormal ohmic contactAnodeCathoden n- -n n+ +Figure 3.14 肖特基二极管的电路符号和结构剖面图 电信学院 微电子学系 25微电子制造技术双极逻辑的种类双极逻辑的种类Table 3.1 电信学院 微电子学系 26微电子制造技术CMOS 集成电路技术集成电路技术The Field Effect TransistorMOSFETsnMOSFETpMOSFETBiasing the nMOSFETBiasing the pMOSFETCMOS TechnologyBiCMOS TechnologyEnhancement and Depletion-Mode电信学院 微电子学系 27微电子制造技术CMOS 集成电路技术集成电路技术 场效应晶体管(场效应晶体管(FET) 场效应晶体管最早是为了解决能源消耗而提出的,诞生于20世纪70年代。后来发现 FET 是既节省能源又利于提高集成度的电子器件。尽管FET 的早期实验应回到20世纪30年代,但第一批大量生产的场效应晶体管在60年代成为现实。从第一批改进的 FET一直被使用。现在最流行的集成电路技术是COMS(互补型金属氧化物半导体)技术,它是围绕着 FET 设计和制造的发展而发展的。电信学院 微电子学系 28微电子制造技术 场效应晶体管的最大优势是它的低电压和低功耗。它的开启是输入电压加到栅上产生的电场的结果因此称为场效应晶体管。 FET 在线性/模拟电路中作为放大器以及在数字电路中作为开关元件使用。它的高输入阻抗和适中的放大特性使其成为一种卓越的器件被广泛应用。它的低功耗和可压缩性使其极适用于一直在缩小尺寸的 ULSI工艺。 FET 有两种基本类型:结型(JFET)和金属氧 化 物 型 ( MOSFET) 半 导 体 。 区 别 在 于MOSFET作为场效应晶体管输入端的栅极由一层薄介质(SiO2)与其他两极绝缘。JFET的栅极实际上同晶体管其他电极形成物理的pn结。电信学院 微电子学系 29微电子制造技术nMOSFET(n-channel)GateSourceDrainp-type silicon substraten+n+SourceGateDrainSubstratepMOSFET(p-channel)SourceGateDrainp+p+n-type silicon substrateSourceGateDrainSubstrateFigure 3.15 Two Types of MOSFETs 电信学院 微电子学系 30微电子制造技术VDD = + 3.0 VOpen gate (no charge)Lamp(no conduction)SourceDrainp-type silicon substraten+n+Gate VGG = + 0.7 VS1Figure 3.16 Biasing Circuit for an NMOS Transistor 电信学院 微电子学系 31微电子制造技术S1IDSVDD = + 3.0 VPositive chargeLampe-e-e-+ + + + + + + + + + + + + + + +SourceDrainp-type silicon substrateGate n+n+HolesVGG = + 0.7 VFigure 3.17 NMOS Transistor in Conduction Mode 电信学院 微电子学系 32微电子制造技术Figure 3.18 N MOSFET的特性曲线6005004003002001000VGS = +5VVGS = +4VVGS = +3VVGS = +2VVGS = +1V0 1 2 3 4 5 6Drain-Source Voltage, VDS (volts)Drain Current, IDS (ma)Saturation RegionLinear Region电信学院 微电子学系 33微电子制造技术VDD = -3.0 VOpen gate (no charge)Lamp(no conduction)SourceGateDrainp+p+n-type silicon substrateVGG = - 0.7 VS1Figure 3.19 P MOSFET的偏置电路电信学院 微电子学系 34微电子制造技术IDSVDD = - 3.0 VLampe-e-e-Gate SourceDrain- - - - - - - - - - - - - - - - - - - - - - - n-type silicon substrateElectronsp+p+Negative chargeVGG = - 0.7 VS1Figure 3.20 PMOS Transistor in Conduction Mode 电信学院 微电子学系 35微电子制造技术COMS技术技术 以MOSFET为基础的IC制造,多年来都集中在单一的n沟道MOSFET技术为基础的产品制造和开发上。尽管分立的pMOS 晶体管在特定电子应用方面适合很多适用的功能,但是通常nMOS集成电路器件替代了pMOS技术。因此,nMOS成为绝大多数集成电路制造商的选择。 COMS是在同一集成电路上nMOS和pMOS混合。功耗、设计等比缩放技术和制造工艺的改进相结合使CMOS技术在20世纪80年代就成了一种最普遍的器件技术。 等比缩放用于描述综合尺寸和现有的IC工作电压的缩小过程。所有尺寸和电压都必须在通过设计模型应用时统一缩小,这些模型是IC设计者们在电路设计和版图设计阶段使用的。电信学院 微电子学系 36微电子制造技术SGInputD+ VDDDSGOutputpMOSFETnMOSFET- VSSFigure 3.21 CMOS 反相器的电路图 电信学院 微电子学系 37微电子制造技术CMOS反相器反相器 CMOS反相器电路的功效产生于输入信号为零的转换期,当输入信号为零时晶体管没有功耗。nMOS、TTL和ECL电路与CMOS的不同在于即使是没有输入信号,这些逻辑器件也会消耗功耗。这也是现在愿意在诸如计算器、时钟、移动电话和笔记本电脑等便携式电子产品的制造中使用COMS集成电路技术的主要原因。 简单CMOS反相器的物理结构如下面的顶视图和截面图所示。电信学院 微电子学系 38微电子制造技术pMOSFETnMOSFET VDD-VSS SDDSGGn-type silicon substratep-wellp+p+n+n+n-wellPolysiliconMetalFigure 3.22 CMOS 反向器的顶视图电信学院 微电子学系 39微电子制造技术+VDD-VSSSDDSGGp+p+p-welln+n+n-type silicon substraten+p+pMOSFETnMOSFETField oxideInterlayer OxideMetalFigure 3.23 Cross-section of CMOS Inverter 电信学院 微电子学系 40微电子制造技术BiCOMS BiCOMS技术就是将CMOS和双极技术的优良性能集中在同一集成电路中。 BiCOMS综合了COMS结构的低功耗、高集成度和TTL或ECL器件结构的高电流驱动能力。 BiCOMS产品的应用能在所有需要高高功功耗耗负负载载的的数数字字控控制制中中。在这种情况下,数/模(D/A)转换器芯片可以用来提供用作电子机械设备的控制模拟驱动信号。在测试仪器端口,模/ 数(A/D)芯片可以用于测量模拟驱动信号的输出。下图表示了一个BiCOMS芯片用于使用仪器和控制应用的基本例子。 BiCOMS芯片的其他应用包括汽车电子设备、航空航天、机器人技术和工业设备。电信学院 微电子学系 41微电子制造技术用在简单加热系统控制中的用在简单加热系统控制中的BiCMOSmV Measured signalCPUOutputInputBiCMOSBiCMOSDACADCDigital sideSetpointFeedback0-5 V0-5 VAMPAMPDrive signalAnalog sideHeatingelementProcess chamberTemperature sensor+ 48 VDCFigure 3.24 电信学院 微电子学系 42微电子制造技术CMOSsectionBipolarsectionINPUTOUTPUTQ1Q2Q3Q4Figure 3.25 简单的BiCMOS 反向器 电信学院 微电子学系 43微电子制造技术增强型与耗尽型增强型与耗尽型 MOSFET的比较的比较Figure 3.26 GateSourceDrainp-type silicon substraten+n+SourceGateDrainp+p+n-type silicon substrateGateSourceDrainn-type silicon substratep+p+p-type silicon substrateGateSourceDrainn+n+p-type silicon substrateMOSFETTypeModeStandbyConditionVGG SwitchingRequirementsPhysical StructurenMOSEnhancementOff+nMOSDepletionOn-pMOSEnhancementOff-pMOSDepletionOn+电信学院 微电子学系 44微电子制造技术COMS器件的闩锁效应器件的闩锁效应 与寄生电阻和寄生电容一样,CMOS器件中的pn结也能产生寄生晶体管,下图说明了CMOS反相器中的寄生晶体管。互补晶体管(T1、T2)是在CMOS结构中MOSFET正常制作的结果。 给定某一工作条件可能开启寄生晶体管,并且产生低电阻电流路径流过CMOS结构。晶体管被锁定,因而阻止了CMOS器件中对MOSFET的控制。 闩锁现象是一个非常复查的概念。了解此概念有助于大家为阻止这种现象所采用的设计和制作步骤。电信学院 微电子学系 45微电子制造技术Figure 3.27 CMOS 结构中寄生的晶体管T1T2RSn-type substrateVSSVDDSDDSGGp+p+p-welln+n+n+p+pMOSFETnMOSFETRWParasitic Junction Transistors within a CMOS Structure电信学院 微电子学系 46微电子制造技术阻止闩锁效应的制作技术阻止闩锁效应的制作技术在晶体管之间制作隔离缓冲区;在衬底和CMOS结构之间设置外延层;用离子注入产生倒掺杂阱。
网站客服QQ:2055934822
金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号