资源预览内容
第1页 / 共13页
第2页 / 共13页
第3页 / 共13页
第4页 / 共13页
第5页 / 共13页
第6页 / 共13页
第7页 / 共13页
第8页 / 共13页
第9页 / 共13页
第10页 / 共13页
亲,该文档总共13页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述
名师精编优秀资料数字电路基础知识的考核全是选择填空希望对大家有用本文档有子安整理以下代码中为无权码的是(CD )A. 8421BCD码B. 5421BCD码C. 余三码D. 格雷码2以下代码中为恒权码的为(AB )A.8421BCD码B. 5421BCD码C. 余三码D. 格雷码3一位十六进制数可以用( C )位二进制数来表示。A. B. C. D. 16 5在一个 8 位的存储单元中,能够存储的最大无符号整数是(CD )A.(256)10 B.(127)10 C.(FF )16 D.(255)10 7矩形脉冲信号的参数有ABC A.周期B.占空比C.脉宽D.扫描期9. 常用的 BCD码有(CD )A.奇偶校验码B.格雷码C.8421 码D.余三码10与模拟电路相比,数字电路主要的优点有(BCD )A.容易设计B.通用性强C.保密性好D.抗干扰能力强1.描述脉冲波形的主要参数有幅度、周期、频率、脉宽、上升时间、下降时间、占空比2. 数字信号的特点是在(时间)上和(峰值)上都是断续变化的,其高电平和低电平常用(0 ) 和 ( 1 ) 来表示。3. 分析数字电路的主要工具是(逻辑代数),数字电路又称作(逻辑代数)4. 在数字电路中,常用的计数制除十进制外,还有( 二进制)、( 八进制)、( 十六进制)5. 常用的 BCD码有(421BCD 码 )、(2421BCD码 )、(5421BCD码 )、(余三码 )、等。常用的可靠性代码有(格雷码) 、(奇偶校验码)等。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 1 页,共 13 页名师精编优秀资料1.逻辑变量的取值和可以表示:( D ) 。A.开关的闭合、断开B.电位的高、低C.真与假D.电流的有、无3. 当逻辑函数有n 个变量时,共有( D )个变量取值组合?A. n B. 2n C. N2D. 2N4. 逻辑函数的表示方法中具有唯一性的是( AD )。A .真值表B.表达式C.逻辑图D.卡诺图7.求一个逻辑函数F的对偶式,可将F中的 ( ACD ) A .“”换成“ +”,“ +”换成“”B.原变量换成反变量,反变量换成原变量C.变量不变D.常数中“ 0”换成“ 1”,“ 1”换成“ 0”E.常数不变9在何种输入情况下,“与非”运算的结果是逻辑0。( D ) A全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1 10在何种输入情况下,“或非”运算的结果是逻辑0。( BCD ) A全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为 1 1. 逻辑代数又称为( 布尔) 代数。最基本的逻辑关系有( 与 ) ( 或 ) ( 非 ) 三种。常用的几种导出的逻辑运为( 与非) ( 或非 ) ( 与或非)( 同或) ( 异或)2. 逻辑函数的常用表示方法有(逻辑表达式) ( 真值表 )( 逻辑图)3. 逻辑代数中与普通代数相似的定律有( 交换律) (分配律) ( 结合律) 。摩根定律又称为( 反演定律)4. 逻辑代数的三个重要规则是(代入规则)(对偶规则)(反演规则)1. 三态门输出高阻状态时,()是正确的说法。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 2 页,共 13 页名师精编优秀资料A.用电压表测量指针不动B.相当于悬空C.电压不高不低D.测量电阻指针不动2. 以下电路中可以实现“线与”功能的有()。A.与非门B.三态输出门C.集电极开路门D.漏极开路门3以下电路中常用于总线应用的有()。A.TSL门B.OC门C. 漏极开路门D.CMOS与非门5TTL电路在正逻辑系统中,以下各种输入中()相当于输入逻辑“1”。A.悬空B.通过电阻2.7k接电源C.通过电阻2.7k接地D.通过电阻510接地6对于 TTL与非门闲置输入端的处理,可以( )。A.接电源B.通过电阻3k接电源C.接地D.与有用输入端并联7要使 TTL与非门工作在转折区,可使输入端对地外接电阻RI ()。 A.RON B.ROFF C.ROFF RIRON D.ROFF 8三极管作为开关使用时,要提高开关速度,可()A.降低饱和深度B.增加饱和深度C.采用有源泄放回路D.采用抗饱和三极管9CMOS数字集成电路与TTL数字集成电路相比突出的优点是()。A.微功耗B.高速度C.高抗干扰能力D.电源范围宽10与 CT4000系列相对应的国际通用标准型号为()。 A.CT74S肖特基系列B. CT74LS低功耗肖特基系列C.CT74L低功耗系列D. CT74H高速系列1. 集电极开路门的英文缩写为(OC)门,工作时必须外加(电源)和 (负载)2OC门称为(集电极开路门)门,多个OC门输出端并联到一起可实现(线与)功能。3TTL与非门电压传输特性曲线分为(饱和区)区、(转折区)区、(线性区)区、( 截止区)区。4国产 TTL电路(CT4000)相当于国际SN54/低功耗肖特基精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 3 页,共 13 页名师精编优秀资料.N 个触发器可以构成能寄存( B )位二进制数码的寄存器。A.N-1 B.N C.N+1 D.2N 2在下列触发器中,有约束条件的是(C )A.主从 JK F/F B.主从 D F/F C.同步 RS F/F D.边沿 D F/F 3一个触发器可记录一位二进制代码,它有(C )个稳态。A.0 B.1 C.2 D.3 E.4 4存储 8 位二进制信息要(D )个触发器。A.2 B.3 C.4 D.8 8对于 JK触发器,若J=K ,则可完成(C )触发器的逻辑功能。A.RS B.D C.T D.T14下列触发器中,克服了空翻现象的有(ABD )A.边沿 D 触发器B.主从 RS触发器C.同步 RS触发器D.主从 JK触发器15下列触发器中,没有约束条件的是( D)A.基本 RS触发器B.主从 RS触发器C.同步 RS触发器D.边沿 D 触发器16描述触发器的逻辑功能的方法有(ABCD )A.状态转换真值表B.特性方程C.状态转换图D.状态转换卡诺图17为实现将JK触发器转换为D 触发器,应使(A)A.J=D,K=D B. K=D,J=D C.J=K=D D.J=K=D 18.边沿式 D 触发器是一种(C )稳态电路。A.无B.单C.双D.多1触发器有() 个稳态,存储8 位二进制信息要() 个触发器。2一个基本RS 触发器在正常工作时,它的约束条件是R+S=1 ,则它不允许输入S= 精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 4 页,共 13 页名师精编优秀资料()且 R= () 的信号。3 触发器有两个互补的输出端Q、 Q,定义触发器的1 状态为(Q=0),0 状态为(Q=0 Q=1),可见触发器的状态指的是()的状态。4一个基本RS 触发器在正常工作时,不允许输入R=S=1 的信号,因此它的约束条件是(RS=0 )。5在一个 CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的(空翻),触发方式为(主从式 ) 式或(边沿式)式的触发器不会出现这种现象。1脉冲整形电路有(BC)。A.多谐振荡器B.单稳态触发器C.施密特触发器D.555 定时器2多谐振荡器可产生( B)A.正弦波B.矩形脉冲C.三角波D.锯齿波3 石英晶体多谐振荡器的突出优点是(C )A.速度高B.电路简单C.振荡频率稳定D.输出波形边沿陡峭4TTL单定时器型号的最后几位数字为(A )A.555 B.556 C.7555 D.7556 5555 定时器可以组成(ABC )A.多谐振荡器B.单稳态触发器C.施密特触发器D.JK触发器7以下各电路中,(B )可以产生脉冲定时。A.多谐振荡器B.单稳态触发器C.施密特触发器D.石英晶体多谐振荡器555 定时器的最后数码为555 的是(TTL )产品,为 7555 的是(CMOS)产品。2施密特触发器具有(回差)现象,又称(电压滞后 )特性;单稳触发器最重要的参数为 (脉宽) 。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 5 页,共 13 页名师精编优秀资料3常见的脉冲产生电路有(多谐振荡器) ,常见的脉冲整形电路有(单稳态触发器 ) (施密特触发器) 。4为了实现高的频率稳定度,常采用(石英晶体)振荡器;单稳态触发器受到外触发时进入(暂稳态)态。555 定时器的最后数码为555 的是(TTL )产品,为 7555 的是(CMOS)产品。2施密特触发器具有(回差)现象,又称(电压滞后 )特性;单稳触发器最重要的参数为 (脉宽) 。3常见的脉冲产生电路有(多谐振荡器) ,常见的脉冲整形电路有(单稳态触发器 ) (施密特触发器) 。4为了实现高的频率稳定度,常采用(石英晶体)振荡器;单稳态触发器受到外触发时进入(暂稳态)态。2若在编码器中有50 个编码对象,则要求输出二进制代码位数为()位。A.5 B.6 C.10 D.50 3.一个 16 选一的数据选择器,其地址输入(选择控制输入)端有()个。A.1 B.2 C.4 D.16 7.一个 8 选一数据选择器的数据输入端有()个。A.1 B.2 C.3 D.4 E.8 8在下列逻辑电路中,不是组合逻辑电路的有()。A.译码器B.编码器C.全加器D.寄存器精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 6 页,共 13 页名师精编优秀资料9八路数据分配器,其地址输入端有()个。A.1 B.2 C.3 D.4 E.8 10组合逻辑电路消除竞争冒险的方法有() 。A. 修改逻辑设计B.在输出端接入滤波电容C.后级加缓冲电路D.屏蔽输入信号的尖峰干扰11101 键盘的编码器输出()位二进制代码。A.2 B.6 C.7 D.8 13以下电路中,加以适当辅助门电路,()适于实现单输出组合逻辑电路。A.二进制译码器B.数据选择器C.数值比较器D.七段显示译码器14.消除竟争冒险的方法有(修改逻辑设计) (接入滤)1同步计数器和异步计数器比较,同步计数器的显著优点是()。A.工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟CP控制。2把一个五进制计数器与一个四进制计数器串联可得到()进制计数器。A.4 B.5 C.9 D.20 3下列逻辑电路中为时序逻辑电路的是() A.变量译码器 B.加法器 C.数码寄存器 D.数据选择器5. N 个触发器可以构成能寄存()位二进制数码的寄存器。A.N-1 B.N C.N+1 D.2N 6五个 D 触发器构成环形计数器,其计数长度为()。A.5 B.10 C.25 D.32 7同步时序电路和异步时序电路比较,其差异在于后者() 。A.没有触发器 B.没有统一的时钟脉冲控制 C.没有稳定状态 D. 输出只与内部状态有关8一位 8421BCD码计数器至少需要()个触发器。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 7 页,共 13 页名师精编优秀资料A.3 B.4 C.5 D.10 9.欲设计0,1,2,3,4,5,6,7 这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用()级触器。A.2 B.3 C.4 D.8 108 位移位寄存器,串行输入时经()个脉冲后,8 位数码全部移入寄存器中。A.1 B.2 C.4 D.8 1寄存器按照功能不同可分为两类:(移位)寄存器和(数码)寄存器。2数字电路按照是否有记忆功能通常可分为两类:( 组合逻辑电路) ( 时序逻辑电路)3由四位移位寄存器构成的顺序脉冲发生器可产生()个顺序脉冲。4 时序逻辑电路按照其触发器是否有统一的时钟控制分为(同步) 时序电路和(异步)时序电路。6将一个时间上连续变化的模拟量转换为时间上断续(离散)的模拟量的过程称为()。A.采样 B. 量化 C. 保持 D. 编码7用二进制码表示指定离散电平的过程称为()。A.采样 B. 量化 C. 保持 D. 编码8将幅值上、时间上离散的阶梯电平统一归并到最邻近的指定电平的过程称为()A.采样 B. 量化 C. 保持 D. 编码0以下四种转换器,()是 A/D 转换器且转换速度最高。A.并联比较型 B.逐次逼近型 C.双积分型 D.施密特触发器将模拟信号转换为数字信号,需要经过(采样 ) (保持) ( 量化 )( 编码)1PROM 和 PAL的结构是()。A.PROM的与阵列固定,不可编程 B. PROM与阵列、或阵列均不可编程精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 8 页,共 13 页名师精编优秀资料C.PAL与阵列、或阵列均可编程 D. PAL的与阵列可编程2当用专用输出结构的PAL设计时序逻辑电路时,必须还要具备有() 。A.触发器 B.晶体管 C.MOS管 D. 电容3当用异步I/O 输出结构的PAL设计逻辑电路时,它们相当于() 。A. 组合逻辑电路 B.时序逻辑电路 C. 存储器 D.数模转换器4PLD器件的基本结构组成有()。A. 与阵列 B.或阵列 C.输入缓冲电路 D.输出电路5PLD器件的主要优点有()。A. 便于仿真测试 B.集成密度高 C. 可硬件加密 D.可改写6GAL的输出电路是()。A.OLMC B. 固定的 C. 只可一次编程 D.可重复编程7PLD开发系统需要有()。A.计算机 B.编程器 C. 开发软件 D.操作系统8只可进行一次编程的可编程器件有()。A.PAL B.GAL C.PROM D.PLD 9可重复进行编程的可编程器件有()。A.PAL B.GAL C.PROM D.ISP-PLD 10ISP-PLD器件开发系统的组成有()。A.计算机 B.编程器 C. 开发软件 D.编程电缆11全场可编程(与、或阵列皆可编程)的可编程逻辑器件有()。A.PAL B.GAL C.PROM D.PLA 1PROM 和 PAL的结构是()。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 9 页,共 13 页名师精编优秀资料A.PROM的与阵列固定,不可编程 B. PROM与阵列、或阵列均不可编程C.PAL与阵列、或阵列均可编程 D. PAL的与阵列可编程2当用专用输出结构的PAL设计时序逻辑电路时,必须还要具备有() 。A.触发器 B.晶体管 C.MOS管 D. 电容3当用异步I/O 输出结构的PAL设计逻辑电路时,它们相当于() 。A. 组合逻辑电路 B.时序逻辑电路 C. 存储器 D.数模转换器4PLD器件的基本结构组成有()。A. 与阵列 B.或阵列 C.输入缓冲电路 D.输出电路5PLD器件的主要优点有()。A. 便于仿真测试 B.集成密度高 C.可硬件加密 D.可改写6GAL的输出电路是()。A.OLMC B. 固定的 C. 只可一次编程 D.可重复编程7PLD开发系统需要有()。A.计算机 B.编程器 C. 开发软件 D.操作系统8只可进行一次编程的可编程器件有()。A.PAL B.GAL C.PROM D.PLD 9可重复进行编程的可编程器件有()。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 10 页,共 13 页名师精编优秀资料A.PAL B.GAL C.PROM D.ISP-PLD 10ISP-PLD器件开发系统的组成有()。A.计算机 B.编程器 C. 开发软件 D.编程电缆11全场可编程(与、或阵列皆可编程)的可编程逻辑器件有()。A.PAL B.GAL C.PROM D.PLA 1一个容量为1K8 的存储器有()个存储单元。A.8 B.8K C.8000 D.8192 2要构成容量为4K 8 的 RAM,需要()片容量为2564 的 RAM。A.2 B.4 C.8 D.32 3寻址容量为16K8 的 RAM 需要()根地址线。A.4 B.8 C.14 D.16 E.16K 精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 11 页,共 13 页名师精编优秀资料4若 RAM 的地址码有8 位,行、列地址译码器的输入端都为4 个,则它们的输出线(即字线加位线)共有有()条。A.8 B.16 C.32 D.256 5某存储器具有8 根地址线和8 根双向数据线,则该存储器的容量为()。A.83 B.8K8 C.2568 D. 256256 6.采用对称双地址结构寻址的10241 的存储矩阵有()A.10 行 10 列 B.5行 5 列 C.32行 32 列 D.1024行 1024 列7随机存取存储器具有()功能。A.读/写 B.无读 /写 C.只读 D. 只写8欲将容量为1281 的 RAM 扩展为 10248,则需要控制各片选端的辅助译码器的输出端数为 ()。A.1 B.2 C.3 D.8 9欲将容量为2561 的 RAM 扩展为 10248,则需要控制各片选端的辅助译码器的输入端数为()。A.4 B.2 C.3 D.8 10只读存储器ROM 在运行时具有()功能。A.读/无写 B.无读 /写 C.读/写 D.无读 / 无写11只读存储器ROM 中的内容,当电源断掉后又接通,存储器中的内()。A.全部改变 B.全部为 0 C.不可预料 D.保持不变12随机存取存储器RAM 中的内容,当电源断掉后又接通,存储器中的内容()。A.全部改变 B.全部为 1 C.不确定 D.保持不变13一个容量为512 1 的静态 RAM 具有() 。A.地址线 9 根, 数据线 1 根 B.地址线 1 根, 数据线 9 根 C.地址线 512 根, 数据线 9 根 D.地址线 9 根,数据线512 根14用若干RAM 实现位扩展时,其方法是将()相应地并联在一起。A.地址线 B.数据线 C. 片选信号线 D.读/写线精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 12 页,共 13 页名师精编优秀资料15PROM 的与陈列(地址译码器)是()。A.全译码可编程阵列 B. 全译码不可编程阵列 C.非全译码可编程阵列 D.非全译码不可编程阵列存储器的(存储容量)和(存取时间)是反映系统性能的两个重要标准精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 13 页,共 13 页
收藏 下载该资源
网站客服QQ:2055934822
金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号