资源预览内容
第1页 / 共18页
第2页 / 共18页
第3页 / 共18页
第4页 / 共18页
第5页 / 共18页
第6页 / 共18页
第7页 / 共18页
第8页 / 共18页
第9页 / 共18页
第10页 / 共18页
亲,该文档总共18页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述
. . 微型计算机原理与接口技术期末复习资料一、单项选择题(每小题2 分,共 12 分)18088CPU 中的数据寄存器是指( A )(A)AX 、BX 、CX 、DX (B)SI 、DI(C )SP 、BP (D)CS 、IP28088 工作于最小方式,在T1 时钟周期时用 ALE锁存地址信息的主要原因是( D )。(A)总线驱动器的要求(B) 总线控制器的要求(C )A和 B (D ) 地址信号线中有多功能复用线 3 可以在字节 I/O 操作时作为端口间接寻址寄存器的是( C )(A) AX (B)AL (C) DX (D)DL4执行指令 XOR AX,AX之后, SF和 ZF的值是(B )(A)0 和 0 (B)0 和 1 (C)1 和 0 (D)1 和 158088 CPU的一个最基本的总线周期的时钟周期数是( C )(A) 2 (B)3 (C) 4 (D)568088 CPU内部被设计成 EU和 BIU 两个独立的功能部件,其中负责信息传送的是( B )(A)EU (B) BIU二、填空题(每空1 分,共 12 分)18088CPU 最多允许处理 256 种类型的中断, 中断向量表在内存的地址范围是003FFH 。28088 响应中断时压入堆栈的有 CS 、IP 和状态标志寄存器。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 1 页,共 18 页. . 3用 8K8 的 SRAM 芯片组成 256KB的存储器,需要 32 块 SRAM 芯片,需要 13 根地址线用于片内寻址,至少需要 5 根地址线用于片选译码。48088 存储器采用分段结构,段起始地址称为段基址,段基址最低4 位的值是0 。58088 传送变量偏移的指令有MOV 和 LEA 。将某些位置 1 其它位保留不变的逻辑指令是 OR 。6. 指定 8088 汇编程序段定义结束的伪指令是 ENDS 。一个 8088 汇编程序必须有的段是代码段。三、判断题(每题1 分,共 6 分)VAR1 是字节变量, CONST1 是字常量,告警也视为有错。错 1 MOV AX,VAR1 错 2 MOV AX,BX BP 错 3 MOV ES,CONST1对 4 JMP DWORD PTR BX 对 5 IN AX,34H 对 6 MOV DS,BP四、8088 寻址(每小题 2 分,共 10 分)VAR1 是偏移为 20H的字变量, CON1 是字节常量。请指出下列指令中源操作数的寻址方式,若源操作数为存储器操作数,写出物理地址的计算公式。1 MOV AL, WORD PTRBP源操作数:寄存器间接寻址;源操作数的物理地址PA=(SS ) 10H (BP )2 MOV AL,CON1源操作数:立即数寻址;精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 2 页,共 18 页. . 源操作数的物理地址PA= (无,不写)3 INC VAR1操作数:直接寻址;源操作数的物理地址PA= (DS )10H 20H 4 ADD AX,WORD PTR SS:VAR1BX+DI源操作数:基址变址相对寻址;源操作数的物理地址PA= (SS ) 10H (BX )(SI)5 MOV AX, VAR1BX源操作数:寄存器相对寻址;源操作数的物理地址PA= (DS ) 10H (BX )20H五、简答题(每小题5 分,共 10 分)(1)外部中断包含哪5 个主要步骤?答:外部中断包含哪5 个主要步骤:中断请求、中断判优、中断响应、中断服务、中断返回(每步1 分)。(2)解释 80386的段描述符。一个段描述符有多少位?答:段描述符是描述段的基地址、段界限和段属性等的数据结构(3 分)。一个段描述符有 64 位(2 分)。六、可编程中断控制器8259A (7 分)3 片 8259A级联管理 22 级 INTR中断,边沿触发,一般EOI,非缓冲方式。主片的 IR4 和 IR5 中断请求端用于级联从片。已知主片8259A的端口地址为 120H 、121H , 中断类型码为 78H7FH 。 级联到主片 IR5 的从片 8259A的端口地址为 0B4H 、0B5H ,中断类型码为 80H87H 。请写出主片及主片的IR5 级联的从片 8259A的初始化程序段。( 6 分)精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 3 页,共 18 页. . 图 1 8259A ICW1、ICW4及内部寄存器寻址每个 ICW值 0.5 分(共 4 分)、传送、输出和端口寻址各1 分主片: MOV AL,11H主片的 IR5 连的从片: MOV AL,11H MOV DX,120H OUT 0B4H,ALOUT DX,AL MOV AL,78H MOV AL,80H MOV DX,121H OUT 0B5H,ALOUT DX,AL MOV AL,30H MOV AL,05H OUT DX,AL OUT 0B5H,AL MOV AL,11H MOV AL,01HOUT DX,AL OUT 0B5H,AL七、存储器译码电路的分析与设计(8 分)某最大模式 8088 系统采用 8K8 的 SRAM 芯片构成 16KB的存储器。请问要用多少片 SRAM 芯片构成存储器?并要求其地址范围为0E8000H 0ECFFFH 之间。利用 74LS138和适当的门电路设计该存储器与CPU 的连接图。答:数据总线、片内选择线、片选信号线、74LS138 CBA端连接、 74LS138使能端、MEMW、MEMR 端连接各 2 分。片内选择线: A0A12;片选信号线:接74LS138的 Y4和 Y5;74LS138 CBA端分别连接: A15A1374LS138使能端、 MEMW、MEMR 连接:略(变化多);八、程序阅读题(每小题5 分,共 15 分)精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 4 页,共 18 页. . (1)写出下列程序段执行后AX的内容:MOV CL,4 MOV AX,0AFH ROR AX,1 ROL AX,CL写出下列两程序段的功能:答:程序段执行后AX的内容是 578H。(2)FIRST是长度为 10 的字数组 MOV CX,10 MOV BX,0LOP1: PUSH WORD PTR FIRSTBX ADD BX,2 LOOP LOP1 MOV CX,10 MOV BX,0LOP2: POP WORD PTR FIRSTBX ADD BX,2 LOOP LOP2答:将长度为 10的字数组 FIRST逆序存放。(3) CLD MOV SI ,OFFSET FIRST LEA DI ,SECOND MOV CX,0F00H REP MOVSW精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 5 页,共 18 页. . 答: 将数据段中以 FIRST为始址的 0F00H个字单元数据(按增地址方向)传送到附加段 SECOND 中。九、汇编语言编程( 20 分)(1)编写 1 个完整的汇编语言程序,求三个无符号字变量X、Y和Z中较大的两个数的和,和存入AX (不考虑溢出, 10 分)。DSeg SEGMENT X DD 66778899H Y DD 66778899H Z DB12345678HDSeg ENDSCSeg SEGMENTASSUME CS:CSeg,DS:DSegstart: MOV AX,DSegMOV DS,AXMOV AX,XMOV BX,YMOV CX,ZCMP AX,BXJAE next1CMP AX,CXJAE addaxbx精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 6 页,共 18 页. . MOV AX,CXJMP addaxbxnext1: CMP BX,CXJAE addaxbxMOV BX,CXaddaxbx: ADD AX,BXMOV AH,4chINT 21hCSeg ENDSEND start (2)请写出实现有符号双字变量VAR1和有符号字变量 VAR2相乘,积存入 SUM (6 字节容量)的核心程序段(5 分)MOV AX,WORD PTR var1 MUL WORD PTR var2 MOV WORD PTR SUM,AX MOV WORD PTR SUM+2,DX MOV AX,WORD PTR var1+2 MUL WORD PTR var2 ADD WORD PTR SUM+2,AX ADC WORD PTR SUM+4,DX(3)从键盘输入长度不超过40 字节的字符串,然后将该串输出到显示器,写出核心程序段(键盘缓冲区自行定义,5 分)。LEA DX,bufname MOV AH,0ah精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 7 页,共 18 页. . INT 21h MOV CL,bufname+1 XOR CH,CH LEA DX,bufname+2 MOV BX,DX ADD BX,CX MOV BYTE PTRBX, $ MOV AH,09h INT 21h第一章1. 理解微型计算机的工作原理:事先把程序和数据存储到计算机的存储器中,只要将程序中第一条指令的地址给于计算机,控制器就可以根据存储程序中的指令顺序周而复始地取出指令、分析指令、执行指令,直到程序执行完。2熟悉计算机中的数制和码制,能够在各种数制间熟练转换:十进制转换为 R进制:整数部分和小数部分必须分别转换! 整数部分:重复除基取余,逆序书写。小数部分:重复乘基取整,顺序书写。组合整数部分和小数部分3深刻理解计算机中2 进制补码的表示范围和溢出原理:一、双高位判别法设定溢出位二、表示范围(略,重点是8 位和 16 位) 三、最大值递增 1 即为最小值,最小值递减1 即为最大值4. 理解与应用:基本逻辑门及常用逻辑部件的真值表和符号与门、或门、非门、与非门、或非门、异或门、138 译码器在使能端有效( G1为高电平, G2A和 G2B为低)时,对 3 个输入 CBA 进行译码,使8 个输出端之一有效(即为低电平),使能端无效时,译码器不工作,8 个输出端全部无效(即为高电平)。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 8 页,共 18 页. . 第二章一、微处理器性能描述:掌握基本术语及特点1 字长:计算机 CPU 与 I/O 设备和存储器之间同一时刻所能传送的数据的位数。字长是由微处理器对外数据通路的数据总线的条数决定的。8088称为准 16位机,它对外的数据总线只有8 条,内部数据总线为16 条。8086称为 16 位机,它对内对外的数据总线都为16 条。2字节: 是通用的基本单元,它由8 个二进制位组成。3访存空间是指由该微处理器构成的系统所能访问的存储单元数,由地址总线的条数决定。二、熟悉 80x86 内部结构,重点是8086/8088CPU1 8086/8088CPU的内部由执行部件EU和总线接口部件 BIU 组成。EU由运算器、寄存器阵列和控制器组成。BIU 由四个段寄存器CS 、DS 、SS和 ES ,指令指示器IP,指令队列缓冲器,地址产生器和总线控制器组成。2ALU按指令的寻址方式计算出16 位的偏移地址 EA ,BIU 根据 EU送来的 EA形成 20 位的物理地址,寻址1M字节( 220=1M )的存储空间。三、8086/8088 的寄存器结构、编程概念:熟悉8086/8088CPU中通用寄存器和专用寄存器的编程特点及使用场合18086/8088CPU中有 13 个十六位的寄存器和一个十六位且只用了9 位的状态标志寄存器。2状态标志寄存器 F 中有 6 个状态标志, 3 个控制标志。状态标志反映EU执行算术或逻辑运算后的结果特征,控制标志控制CPU 的操作。标志位名称1 的意义0 的意义进位标志 CF有进位或借位无进位或借位辅助进位标志AF低 4 为有进位或借位低 4 为无进位或借位溢出标志 OF有符号数算术运算后溢出无溢出零标志 ZF结果为 0结果不为 0符号标志 SF结果为负数结果非负奇偶标志 PF结果中有偶数个 1结果中有奇数个1精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 9 页,共 18 页. . 方向标志 DF减址处理串增址处理串中断允许标志IF开中断( INTR) 关中断( INTR )陷阱标志 TF单步工作方式正常执行程序四、熟悉微处理器的三种总线的结构特征,重点是三种总线传送的信息及方向。五、理解时钟周期、总线周期等术语的定义与含义1总线周期: BIU 对存储器或 I/O 端口的一次访问称为一个。2 时钟周期:是 CPU的基本时间计量单位, 由主频决定(1/ 主频秒)。 8086/8088一个最基本的总线周期由4 个时钟周期组成。六、最大 / 最小工作方式的特点与应用1最小方式: 就是系统中只有 8086/8088 一个微处理器,所有的总线控制信号都直接由 8088 产生,系统中总线控制逻辑电路减到最少。最大方式系统中许多总线控制信号由总线控制器8288 产生,而不由 8086/8088 产生。2地址锁存由 8282/8283 或 74LS373、74LS244等完成;数据收发由8286/8287或 74LS245等完成。3熟悉 8086/8088 最小/ 最大方式时下列控制信号的功能控制信号控制信号的中文名及功能IO / M(8088 最小方式)存储器输入 / 输出控制信号:CPU 访问的是存储器还是I/O 设备( 8086 逻辑相反)ALE(最小方式)地址锁存信号:在T1状态将地址锁存入8282/8283 等地址锁存器INTA(最小方式) 中断响应信号: CPU 发给外设的中断响应信号DT/ R(最小方式)数据收发控制信号:控制数据总线收发器8286/8287 的数据传送方向精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 10 页,共 18 页. . DEN(最小方式)数据允许信号:数据总线收发器 8286/8287 的选通信号MN/ MX8088 系统处于最大工作方式还是最小工作方式MEMR(最大方式)存储器读信号MEMW(最大方式)存储器写信号IOR(最大方式)外设读信号IOW(最大方式)外设写信号4. 最小方式与最大方式下存储器与外设的读写控制信号。七、8086/8088 的基本操作时序1了解系统复位和启动操作:系统复位后CS=FFFFH,IP=0000H,IF=0。FFFF0H处存放一条无条件转移指令,转移到系统程序的入口处;系统程序中应设置一条开放中断的指令。2熟悉中断响应总线周期:花两个总线周期,第一个总线周期发一个负脉冲,表明外设中断已经得到允许; 第二个总线周期让的8259A将外设的中断类型码n送到数据总线的D7D0上,供 CPU 读取。八、存储器组织及I/O 端口组织:掌握8086/8088 系统中存储器的组织方式,熟练掌握实际地址和逻辑地址的定义、表示方法及使用场合,熟悉字节数据、字数据、地址指针在内存中的存放形式、熟悉堆栈的组织及存取操作特点。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 11 页,共 18 页. . (一)存储器组织18086/8088 有 20 条地址线,可寻址到1MB的地址空间。存储器按字节编址,每个字节用唯一的物理地址表示。(二)存储器分段18086/8088 的内部存放地址信息的寄存器(IP、SP 、BP 、BX 、SI、DI 等)都只有 16 位,因此必须对内存空间分段,才能寻址到1MB的内存空间。2每个段最大 64KB (216),最小 16B,段起始地址又叫段基址,段基址能被16整除(最低 4 位为 0)。3段基址存放于CS 、DS 、SS和 ES中。(三)物理地址和逻辑地址1物理地址是 CPU 和存储器进行数据交换时使用的地址,是唯一能代表存储器空间每个字节单元的地址。2逻辑地址由段基址和偏移量两部分组成,都由16 位无符号数组成。3一个物理地址可对应多个逻辑地址。(四)堆栈:堆栈有入栈PUSH 和出栈 POP两种操作,遵循先进后出原则。堆栈操作最小是 16 位字操作, SP指示实栈顶。入栈减SP ,出栈加 SP 。(五)专用和保留存储器单元1 00000H 003FFH用来存放中断向量表。每个中断向量占4 个字节,前 2 个字节存偏移地址(送IP),后 2 个字节存基地址(送CS )。1KB共存放 256 个中断向量。2FFFF0H FFFFFH 单元存放一条无条件转移指令,用于加电或复位时转系统初始化程序。(六)单模块程序的四个现行段CS 、DS 、ES 、SS只要在程序中没有调用指令或中断发生,堆栈段可省缺。不设置的段就不在ASSUME 中设定,也不用对相应的段寄存器进行初始化。(七) I/O 端口组织精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 12 页,共 18 页. . 1I/O 端口就是 I/O 芯片上的一个或一组寄存器。2I/O 端口有两种编址方法:(1)与存储器统一编址:将I/O 端口地址置于 1MB的存储空间中,把它们当作存储单元对待。对存储器的各种寻址方式都可以用于寻址端口,端口操作灵活。这种方式下端口与CPU 的连接和存储器与CPU 的连接类似,CPU 不用增加专门的控制信号。但缺点是端口占用了一些存储器空间,执行I/O 操作时,地址位长,速度较慢。(2)采用独立编址的I/O :设有专门的输入指令IN 和输出指令 OUT ,以对独立编址的 I/O 端口进行操作。 用 A0A15共 16 条地址线可以寻址到64K个 8 位端口或 32K个 16 位端口(两个连续的8 位端口组成一个 16 位端口)。端口的寻址方式不分段,不用段寄存器。这种方式端口不占用存储器空间,执行I/O 操作地址位短,速度较快。但需要CPU 增加专门的 I/O 指令、增加专门的控制信号和 I/O 端口连接,硬件和控制较复杂。九、了解高性能 80X86 ,主要了解保护模式下的地址转换(不分页)过程,知道物理地址不是段基值乘以16 加段内偏移。第三章1深刻理解单精度浮点数的存储结构,给定十进制单精度浮点数能够写出其机器编码,或给出存储编码后能够写出对应的十进制数值。2. 掌握各种寻址方式的形式与特点,能够正确地判断寻址方式并熟练计算存储器操作数的物理地址,主要是存储器操作数的寻址方式的名称,以及基址R、变址 R、比例因子、位移量四个成分的有无和表现形式。其中位移量可以是变量或常数,或者是它们的组合。16 位寻址 32 位寻址位移量0,8,160,8,16,32精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 13 页,共 18 页. . 基址寄存器BX,BP任何 32位的通用寄存器变址寄存器SI,DI除 ESP外的 32 位的通用寄存器比例因子无1,2,4,83. 重点掌握 MOV 、LEA 、堆栈指令、算术运算和程序控制指令的特点与应用。4. 理解逻辑运算指令、移位指令、串操作指令的特点和基本功能。第四章一、重点掌握汇编语言源程序的分段结构、语句格式和常用运算符,如SEG 、OFFSET 、PTR等,理解标号和变量的属性。二、掌握常用伪指令的作用和用法,重点是数据定义伪指令,段定义伪指令SEGMENT、ENDS 、END 、ASSUME 等。三、掌握 DOS 功能调用的方法(功能号送AH 、在相应寄存器中存入该功能号要求的入口参数、执行INT 21H 指令、分析出口参数),能熟练地用于汇编语言编程,重点是9、10和 1、2、8 子功能。四、重点掌握分支程序和循环程序设计方法,包括结分支和循环程序的结构组成描述和应用:(一)分支程序主体一般结构:(1)条件判断;( 2)非最后分支:条件转移至下一分支、当前分支功能、无条件转移结束本分支;(3)最后分支:当前分支功能。(二)循环程序主体一般结构:循环初始化部分、循环体、循环参数修改部分和循环控制部分。五、掌握多字(节)算术运算、排序等常用程序的设计方法。六、子程序的基本结构:子程序说明(不必须)、保护现场、子程序体(功能部分)、恢复现场和子程序返回。第五章精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 14 页,共 18 页. . 1. 接口的基本概念: 接口是把外设连接到总线上的一组逻辑电路的总称,是 CPU与外界进行信息交换的中转站。2. I/O接口的功能:(1)设备寻址: I/O 地址译码与设备选择(把选中的接口与总线相接,未选中的与总线隔离);(2)数据的缓冲与暂存(缓解接口与 CPU工作速度的差异);( 3)执行 CPU 命令,对外设进行监测、控制与管理;( 4)信号电平与类型的转换(形式、电平、功率、格式、码制等)。3. 接口技术:接口相关硬件电路和驱动软件的综合设计称为。4. I/O端口及其编址方式:见第二章5. 独立编址时的端口访问:可用的寄存器有累加器(存数据)和间接寻址寄存器 DX ;端口直接寻址和间接寻址的范围和应用,注意端口地址超过255 只能用端口间接寻址。第六章一、熟悉半导体存储器的基本性能指标、分类及特点1计算机的存储器系统分为内存储器(主存)和外存储器(辅存)。内存可以直接向CPU (运算器和控制器)提供数据和指令。内存具有读取速度快的特点,但容量较小,价格较贵。外存是用来存放暂时不用的程序和数据。外存中的信息不能被CPU 直接访问,但它可以与内存成批地交换信息,即外存中的信息必须先调入内存,然后才能被 CPU 访问。因此,外存的读取速度慢,但容量较大,价格较低。2半导体存储器的分类:(1)按存储原理分:静态存储器和动态存储器。(2)按存取方式分:随机存取存储器 RAM 和只读存储器 ROM 。3RAM 和 ROM 的异同RAM 和 ROM 都是计算机的内存储器,ROM 的全称是 Read Only Memory ,即只读存储器, RAM 的全称是 Random Access Memory ,即随机存取存储器,又称为读写存储器。 ROM用于存放内容不变的信息,所存储的信息在出厂时就已装入,用户只能读出,不能写入,故称其为只读存储器;ROM 中的信息是用电路结构表示的,与是否通电无关,因此断电后信息不会丢失。一般将开机自检程序、系统初始化程序等必要的软件放在ROM 中。 RAM用于存放正在使用的程序和数据; RAM 中的信息可随时按地址进行存、取;由于RAM 中的信息是由电路的状态表示的,所以断电后信息一般会立即丢失。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 15 页,共 18 页. . 4半导体存储器的基本性能指标:(1)容量:指每块芯片上的能存储的二进制位数。用N M表示,其中 N为存储单元数, 它决定了实现片内字选所需的地址线条数;M是每个存储单元的二进制位数,它决定了与该芯片连接的数据总线条数。5半导体存储器的特点:(1) 掌握静态 RAM 与动态 RAM 主要区别:动态 RAM 靠寄生电容电荷来存储信息,由于存在泄漏电流,需要刷新电路;而静态RAM 不需要刷新。(2)ROM 存储器按存入信息的方式分为:掩模式ROM 、可编程式 PROM、可擦除式 EPROM。二、掌握随机存取存储器RAM 的扩展用 m n 的芯片设计总容量为N字节的存储器需要芯片数TC为:三、掌握主存储器的设计:1存储器的寻址完成寻址功能必须进行两种选择:片选(选择芯片)和字选(选择芯片中某一存储单元)。片选:又称外部译码,有部分地址译码和全地址译码两种。(A)部分地址译码法:对地址总线部分高位线译码作为存储器的片选信号。优点逻辑电路简单;缺点是芯片与芯片之间的地址不邻接,寻址能力利用不充分。部分地址译码法适合于系统容量小于系统寻址能力的情况。(B)全地址译码选择法:将高位地址线全作为译码器输入,译码器输出作为片选信号。全译码的优点是不浪费可利用的存储空间,可得到较大区域连续的存储区,缺点是译码电路复杂。数据总线的连接是根据CPU 的数据总线位数和存储器芯片的数据位数M来确定的。地址总线的连接是由存储器系统的容量要求和地址范围共同确定的。2. 存储器扩展:包括位扩展和字扩展字扩展的电路连接方法是:将每个芯片的地址信号、数据信号和读写信号等控制信号线按信号名称全部并连在一起,只将选片端分别引出到地址译码器的不同输出端,即用片选信号来区别各个芯片的地址。3. 用 74LS138设计存储器译码电路的方法和应用,关键(1)片内选择线的条数如何确定;( 2)74LS138的 CBA连接哪几条线,以及输出线连接哪块存储器芯片的片选端;( 3)剩余高位线与74LS138连接很灵活,要深刻理解74LS138的工作原理。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 16 页,共 18 页. . 第七章1可编程定时 / 计数器 8254:具有计数和定时功能;28254 有 4 个寄存器:初始值寄存器、计数输出寄存器、控制寄存器和状态寄存器。38254有 3 个独立的 16 位计数器通道;每个通道可编程设定为6 种工作方式之一;每个计数器可设定为按二进制或BCD 码计数(减法计数时的最大定时/ 计数值)。 4熟悉8254工作方式,重点掌握方式0、2、3 的波形特点;会熟练地计算减法计数时的计数器初值; 5. 掌握 8254 初始化的顺序并能按要求写出初始化程序段。第八章一、熟悉中断源的分类、中断优先级的定义与管理:1中断的定义与作用:程序在执行的过程中,由于自身或外部的原因(出现了事件),使运行被打断,让操作系统处理所出现的事件,到适当时候再让被打断的程序继续运行,这个过程称为中断。在微计算机系统中,引进中断能提高CPU 和外设的利用率,使系统中出现的事件能得到及时的响应。2中断源:引起中断的事件称为中断源。3中断系统由内部软中断和外部硬中断构成。外部中断是通过硬件向CPU 发中断请求信号,而引起CPU 执行一个中断服务程序。外部中断又分为可屏蔽中断INTR和非屏蔽中断 NMI 。4断点保护与恢复:将断点处的CS 、IP 和标志寄存器的值压入堆栈保存起来,称为断点保护。当中断服务程序执行完后,将事先保存在堆栈中的断点信息弹回到相应的寄存器中,恢复中断时的状态,这个过程称为断点恢复。断点保护与恢复的目的是使中断处理结束后能正确返回断点处,继续执行下一条指令。5INTR中断的 5 个步骤:中断请求、中断判优、中断响应、中断处理和中断返回。6. 中断响应的工作( 4 个方面:发响应信号、关中断、段点保护、获取中断服务程序入口)和中断处理程序的工作或结构:现场保护、开中断、处理事件、关中断、恢复现场、开中断、中断返回。二、掌握硬中断INTR和 NMI的异同点1. 共同点: NMI和 INTR中断都是通过外部硬件产生的;2. 不同点:( 1)分别为 NMI引脚和 INTR引脚;( 2)NMI的响应不受状态标志IF 的影响,而 INTR中断请求只有当 IF=1 时才能得到响应;( 3)NMI引起中断精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 17 页,共 18 页. . 类型号为 2 的中断,不需要执行总线周期去读取中断类型号;而响应INTR时,必须在收到第 2 个 INTA脉冲信号后,将中断类型号送到数据总线上供CPU 读取;(4)触发方式不同: NMI是边沿有效触发,而INTR是高电平触发。( 5)中断优先级不同: NMI高于 INTR。三、可编程中断优先权管理芯片8259A的应用18259A最多可以直接管理8 级中断,级联后最多可管理64 级中断。 28259A有中断请求寄存器、中断服务寄存器、中断屏蔽寄存器等。38259A允许外设有两种触发方式:电平触发方式和边沿触发方式。4CPU送给 8259A的两类命令:初始化命令字ICW (4 个)和操作命令字OCW(3 个)。5. 熟悉 8259A的工作方式和命令字格式,会熟练地进行初始化编程。第九章熟悉 8255A的基本性能、可编程端口寄存器及工作方式:18255A的基本性能:具有3 个相互独立的输入 / 输出通道,A口有 3 中工作方式:方式0、方式 1、方式 2,B口有 2 中工作方式:方式0、方式 1。28255A的工作方式及组合情况;(1)方式 0:基本输入 / 输出不用联络信号, 不使用中断。 2 个 8 位通道和 2 个 4 位通道都可以选定作为输入或输出,因此方式0 共有 16 种不同组合。使用场合:同步传送或查询传送(2)方式 1:选通输入 / 输出(组合见 PPT )使用联络信号,可使用中断。每个通道有3 个控制信号,C口的其余位仍可作为输入 / 输出。在方式 1 时,每组通道本身输出和输入的组态是不同的,但是每组通道输出和输入的组态是固定不变的,不受另一组通道的影响。(3)方式 2:双向传输方式。可用查询方式或中断方式,需5 条联络线。(组合见 PPT )精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 18 页,共 18 页
收藏 下载该资源
网站客服QQ:2055934822
金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号