资源预览内容
第1页 / 共31页
第2页 / 共31页
第3页 / 共31页
第4页 / 共31页
第5页 / 共31页
第6页 / 共31页
第7页 / 共31页
第8页 / 共31页
第9页 / 共31页
第10页 / 共31页
亲,该文档总共31页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述
概要(giyo)配置方式及典型应用配置过程主动(zhdng)串行配置被动串行配置JTAG配置ByteBlasterII下载电缆配置器件第1页/共30页第一页,共31页。配置(pizh)方式根据FPGA在配置电路中的角色,其配置数据可以用3种方式载入到目标器件中:FPGA主动(zhdng)方式FPGA被动方式JTAG方式第2页/共30页第二页,共31页。FPGA主动(zhdng)方式:AS由目标FPGA来主动输出控制和同步信号(包括配置时钟)给Altera专用的一种串行配置芯片(EPCS1和EPCS4等),在配置芯片收到命令后,就把配置数据发到FPGA,完成(wnchng)配置过程。AlteraFPGA所支持的主动方式为主动串行AS(ActiveSerial)模式,只能够与Altera公司提供的主动串行配置芯片(EPCS系列)配合使用。第3页/共30页第三页,共31页。FPGA被动(bidng)方式:PS,PPS,FPP,PPA,PSA由系统中的其他设备发起并控制配置过程。这些设备可以是Altera的配置芯片(EPC系列),或者是单板上的微处理器、CPLD等智能设备。FPGA在配置过程中完全处于被动地位,只是输出一些状态信号来配合配置过程。被动方式(fngsh)可分为以下模式:被动串行PS(PassiveSerial)被动并行同步PPS(PassiveParallelSynchronous )快速被动并行FPP(FastPassiveParallel )被动并行异步PPA(PassiveParallelAsynchronous)被动串行异步PSA(PassiveSerialAsynchronous)第4页/共30页第四页,共31页。JTAG方式(fngsh)JTAG是IEEE1149.1边界扫描测试的标准接口。从JTAG接口进行配置可以(ky)使用Altera的下载电缆,通过QuartusII工具下载,也可以(ky)采用智能主机(IntelligentHost)如微处理器来模拟JTAG时序进行配置。第5页/共30页第五页,共31页。各种配置模式(msh)的典型应用第6页/共30页第六页,共31页。AlteraFPGA系列支持(zhch)的配置方式(1) Although you cannot configure FLEX 6000 devices through the JTAG pins, you can perform JTAG boundary-scan testing.第7页/共30页第七页,共31页。FPGA配置(pizh)过程PS方式配置过程(guchng)波形第8页/共30页第八页,共31页。FPGA配置(pizh)过程FPGA配置(pizh)状态机第9页/共30页第九页,共31页。主动(zhdng)串行配置单片配置(pizh)第10页/共30页第十页,共31页。主动(zhdng)串行配置配置(pizh)时序第11页/共30页第十一页,共31页。主动(zhdng)串行配置多片配置(pizh)第12页/共30页第十二页,共31页。主动(zhdng)串行配置AS串行配置芯片(xnpin)的在系统编程第13页/共30页第十三页,共31页。被动(bidng)串行配置使用(shyng)下载电缆配置第14页/共30页第十四页,共31页。被动(bidng)串行配置使用下载(xizi)电缆进行多片配置第15页/共30页第十五页,共31页。被动(bidng)串行配置使用(shyng)配置芯片配置第16页/共30页第十六页,共31页。被动(bidng)串行配置使用级联配置(pizh)芯片进行多片配置(pizh)第17页/共30页第十七页,共31页。被动(bidng)串行配置使用(shyng)微处理器配置第18页/共30页第十八页,共31页。JTAG配置(pizh)方式单片配置(pizh)第19页/共30页第十九页,共31页。JTAG配置(pizh)方式多片级联配置(pizh)第20页/共30页第二十页,共31页。ByteBlasterII下载(xizi)电缆ByteBlasterII下载电缆的一端(ydun)是连接计算机并行口的25-Pin公头,另一端(ydun)是连接FPGA的10-Pin插座。第21页/共30页第二十一页,共31页。TheByteBlasterIIsupportsthefollowingprogrammingmodes:PassiveSerialProgramming:ConfiguresallAlteradevicessupportedbytheQuartusIIsoftware,excludingMAX3000andMAX7000devices.ActiveSerialProgramming:ProgramsasingleEPCS1,EPCS4,EPCS16,orEPCS64serialconfigurationdevice.JointTestActionGroup(JTAG):ProgramsorconfiguresallAlteradevicessupportedbytheQuartusIIsoftware,excludingFLEX6000devices.ByteBlasterII下载(xizi)电缆第22页/共30页第二十二页,共31页。ByteBlasterII下载(xizi)电缆25-Pin信号(xnho)定义第23页/共30页第二十三页,共31页。10-Pin信号(xnho)定义ByteBlasterII下载(xizi)电缆第24页/共30页第二十四页,共31页。配置(pizh)芯片增强型配置(pizh)芯片主动(zhdng)串行配置芯片普通配置芯片第25页/共30页第二十五页,共31页。配置文件配置文件类型(lixng):.sof(SRAMObjectFile).pof(ProgrammerObjectFile).rbf(RawBinaryFile).rpd(RawProgrammingDataFile).hex或.hexout(HexadecimalFile).ttf(TabularTextFile ).sbf(SerialBitstreamFile).jam(JamFile).jbc(JamByte-CodeFile)第26页/共30页第二十六页,共31页。配置文件配置文件格式及用途:.sof:如果选择配置模式为JTAG或PS方式,使用Altera的下载电缆对FPGA进行配置时,将用到.sof文件。这个文件是QuartusII工具自动产生的。在使用.sof文件配置时,QuartusII下载工具将控制整个配置的顺序,并为配置数据流内自动插入合适的头信息。其它配置文件类型都是从.sof产生出来的。.pof:.pof文件是用来对各种Altera配置芯片进行编程的文件。要注意的是,需要在QuartusII工具中设置编程器件类型,才可以生成该类型的.pof文件。对一些小的FPGA,多个FPGA的.sof文件可以放到一个.pof文件中,烧制到一个配置器件中;而对一些较大的FPGA,如果一个配置器件不够,可以使用多个配置器件,工具可以将配置文件分到几个配置芯片中。.rbf:.rbf文件是二进制的配置文件,只包含配置数据的内容。通常被用在外部的智能配置设备上,如微处理器。例如,一种用法是将.rbf文件通过其它工具转换成十六进制的数组文件,编译到微处理器的执行代码(dim)中,由微处理器将数据载入到FPGA中。当然,也可以由处理器在配置过程中完成实时的转换工作。.rbf中的LSB(最低位)被首先载入到FPGA中。第27页/共30页第二十七页,共31页。QuartusII中关于芯片(xnpin)配置的选项Assignments/DeviceSettings第28页/共30页第二十八页,共31页。END第29页/共30页第二十九页,共31页。感谢您的观看(gunkn)!第30页/共30页第三十页,共31页。内容(nirng)总结概要。根据FPGA在配置电路中的角色(ju s),其配置数据可以用3种方式载入到目标器件中:。FPGA被动方式:PS,PPS,FPP,PPA,PSA。这些设备可以是Altera的配置芯片(EPC系列),或者是单板上的微处理器、CPLD等智能设备。FPGA在配置过程中完全处于被动地位,只是输出一些状态信号来配合配置过程。使用级联配置芯片进行多片配置。.hex或.hexout(Hexadecimal File)。感谢您的观看第三十一页,共31页。
收藏 下载该资源
网站客服QQ:2055934822
金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号