资源预览内容
第1页 / 共59页
第2页 / 共59页
第3页 / 共59页
第4页 / 共59页
第5页 / 共59页
第6页 / 共59页
第7页 / 共59页
第8页 / 共59页
第9页 / 共59页
第10页 / 共59页
亲,该文档总共59页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述
线路板的EMC设计技术目录基础知识PCB分层设计PCB布局设计PCB布线设计基础知识差模电流和共模电流在任何电路中都存在共模电流和差模电流。一般来说差分模式信号携带数据或有用信号(信息)。共模模式是差分模式的负面效果。基础知识差模电流:大小相等,方向(相位)相反。由于走线的分布电容、电感,信号走线阻抗不连续,以及信号回流路径流过了意料之外的通路等,差模电流会转换成共模电流。基础知识共模电流:大小不一定相等,方向(相位)相同,一地为回流。设备对外的干扰多以共模为主,差模干扰也存在,但是共模干扰强度常常比差模强度的大几个数量级。 外来的干扰也多以共模干扰为主,共模干扰本身一般不会对设备产生危害,但是如果共模干扰转变为差模干扰,干扰就严重了,因为有用信号都是差模干扰。基础知识差模辐射何共模辐射模型差模辐射何共模辐射模型基础知识基础知识总结:在线路板上抑制干扰的途径有:总结:在线路板上抑制干扰的途径有:1、减小差模信号回路面积;、减小差模信号回路面积;2、减小高频噪声电流(滤波、隔离及匹配);、减小高频噪声电流(滤波、隔离及匹配);3、减小共模电压(接地设计)。、减小共模电压(接地设计)。PCB分层设计基础知识PCB分层设计PCB布局设计PCB布线设计关键电路EMC设计附录PCB分层设计分层设计【设计原则】:【设计原则】:时钟频率超过5MHz,或信号上升时间小于5ns时,一般需要使用多层板设计。【原理分析】:【原理分析】:采用多层板设计时,信号回路面积能够得到很好的控制。PCB分层设计分层设计【设计原则】:【设计原则】:对于多层板,关键布线层(时钟线、总线、接口信号线、射频线、复位信号线、片选信号线以及各种控制信号线等所在层)应与完整完整地平面相邻,优选两地平面之间。【原理分析】:【原理分析】:关键信号线一般都是强辐射或极其敏感的信号线,靠近地平面布线能够使其信号回路面积减小,减小其辐射强度或提高抗干扰能力。PCB分层设计分层设计【设计原则】:【设计原则】:对于单层板,关键信号线两侧应该布“Guide Ground Line”。【原理分析】:【原理分析】:关键信号线两侧地“保卫地线”一方面可以减小信号回路面积,另外,还可以防止信号线与其他信号线之间地串扰。PCB分层设计分层设计【设计原则】:【设计原则】:对于双层板来说,要求关键信号线地投影平面上有大面积铺地,或者同单层板地处理办法,设计“Guide Ground Line”。【原理分析】:【原理分析】:原因同多层板中的“关键信号线靠近地平面布线”。PCB分层设计分层设计【设计原则】:【设计原则】:多层板中,电源平面应相对于其相邻地平面内缩(建议值5H20H)。【原理分析】:【原理分析】:电源平面相对于其回流地平面内缩可以有效抑制“边缘辐射”问题。PCB分层设计分层设计【设计原则】:【设计原则】:布线层的投影平面应该在其回流平面层区域内。【原理分析】:【原理分析】:布线层如果不在其回流平面层地投影区域内,在布线时将会有信号线在投影区域外,导致“边缘辐射”问题,并且还会导致信号回路面积地增大,导致差模辐射增大。PCB分层设计分层设计【设计原则】:【设计原则】:在多层板中,单板TOP、BOTTOM层是否无50MHz的信号线。【原【原理理分析】:分析】:最好将高频信号走在两个平面层之间,以抑制其对空间的辐射。PCB分层设计分层设计【设计原则】:【设计原则】:多层板中,单板主工作电源平面(使用最广泛的电源平面)应与其地平面紧邻。【原理分析】:【原理分析】:电源平面和地平面相邻,可以有效地减小电源电流的回路面积。PCB分层设计分层设计【设计原则】:【设计原则】:在单层板中,电源走线附近必须有地线与其紧邻、平行走线。【原理分析】:【原理分析】:减小电源电流回路面积。PCB分层设计分层设计【设计原则】:【设计原则】:在双层板中,电源走线附近必须有地线与其紧邻、平行走线。【原理分析】:【原理分析】:减小电源电流回路面积。PCB分层设计分层设计【设计原则】:【设计原则】:在分层设计时,尽量避免布线层相邻的设置。如果无法避免布线层相邻,应该适当拉大两布线层之间的层间距,缩小布线层与其信号回路之间的层间距。【原理分析】:相邻布线层上的平行信号走线会导致信号串扰。PCB分层设计分层设计【设计原则】:【设计原则】:相邻平面层应避免其投影平面重叠。【原理分析】:【原理分析】:投影重叠时,层与层之间的耦合电容会导致各层之间的噪声互相耦合。PCB分层设计分层设计推荐分层设计:推荐分层设计:层层数数123456789104S1G1P1S26S1G1S2P1G2S36S1G1S2S3P1S48S1G1S2G2P1S3G3S48S1G1S2P1G2S3P2S410S1G1S2P1S3G2P2S4G3S510S1G1S2S3G2P1S4S5G3S6PCB布局设计布局设计基础知识PCB分层设计PCB布局设计PCB布线设计关键电路EMC设计附录PCB布局设计布局设计【设计原则】:【设计原则】:PCB布局设计时,应充分遵守沿信号流向直线放置的设计原则,尽量避免来回环绕。【原理分析】:【原理分析】:避免信号直接耦合,影响信号质量。PCB布局设计布局设计【设计原则】:【设计原则】:多种模块电路在同一PCB上放置时,数字电路与模拟电路、高速与低速电路应分开布局。【原理分析】:避免数字电路、模拟电路、高速电路以及低速电路之间的互相干扰。PCB布局设计布局设计【设计原则】:【设计原则】:当线路板上同时存在高、中、低速电路时,应该遵从下图中的布局原则。【原理分析】:【原理分析】:避免高频电路噪声通过接口向外辐射。PCB布局设计布局设计【设计原则】:【设计原则】:存在较大电流变化的单元电路或器件(如电源模块的输入输出端、风扇及继电器)附近应放置储能和高频滤波电容。【原理分析】:【原理分析】:储能电容的存在可以减小大电流回路的回路面积。PCB布局设计布局设计【设计原则】:【设计原则】:线路板电源输入口的滤波电路应应靠近接口放置。【原理分析】:【原理分析】:避免已经经过了滤波的线路被再次耦合。PCB布局设计布局设计【设计原则】:【设计原则】:在PCB板上,接口电路的滤波、防护以及隔离器件应该靠近接口放置。【原理分析】:【原理分析】:可以有效的实现防护、滤波和隔离的效果。GoodBadPCB布局设计布局设计【设计原则】:【设计原则】:如果接口处既有滤波又有防护电路,应该遵从先防护后滤波的原则。【原理分析】:【原理分析】:防护电路用来进行外来过压和过流抑制,如果将防护电路放置在滤波电路之后,滤波电路会被过压和过流损坏。PCB布局设计布局设计【设计原则】:【设计原则】:布局时要保证滤波电路(滤波器)、隔离以及防护电路的输入输出线不要相互耦合。【原理分析】:【原理分析】:电路的输入输出走线相互耦合时会削弱滤波、隔离或防护效果。PCB布局设计布局设计滤波器件的布局。滤波器件并排放置,以防止滤波后的电路被再次干扰。滤波器件并排放置PCB布局设计布局设计【设计原则】:【设计原则】:单板上如果设计了接口“干净地”,则滤波、隔离器件应放置在“干净地”和工作地之间的隔离带上。【原理分析】:避免滤波或隔离器件通过平面层互相耦合,削弱效果。PCB布局设计布局设计【设计原则】:【设计原则】:“干净地”上,除了滤波和防护器件之外,不能放置任何其他器件。【原理分析】:【原理分析】:“干净地”设计的目的是保证接口辐射最小,并且“干净地”极易被外来干扰耦合,所以“干净地”上不要有其他无关的电路和器件。PCB布局设计布局设计【设计原则】:【设计原则】:晶体、晶振、继电器、开关电源等强辐射器件远离单板接口连接器至少1000mil。【原理分析】:【原理分析】:将干扰会直接向外辐射或在外出电缆上耦合出电流来向外辐射。PCB布局设计布局设计【设计原则】:【设计原则】:敏感电路或器件(如复位电路等)远离单板各边缘特别是单板接口侧边缘至少1000mil。【原理分析】:类似于单板接口等地方是最容易被外来干扰(如静电)耦合的地方,而象复位电路等敏感电路极易引起系统的误操作。PCB布局设计布局设计【设计原则】:【设计原则】:为IC滤波的各滤波电容应尽可能靠近芯片的供电管脚放置。【原理分析】:电容离管脚越近,高频回路面积越小,从而辐射越小。PCB走线设计走线设计基础知识PCB分层设计PCB布局设计PCB布线设计PCB走线设计走线设计【设计原则】:【设计原则】:PCB走线不能有直角走线。【原理分析】:【原理分析】:直角走线导致阻抗不连续,导致信号发射,从而产生振铃或过冲,形成强烈的EMI辐射。PCB走线设计走线设计【设计原则】:PCB走线特别是时钟线与总线的粗细应保持一致。【原理分析】:粗细不一致时,走线阻抗会发生突变,导致如同前页中的问题。GND晶振R强烈的EMI源PCB走线设计走线设计【设计原则】:【设计原则】:尽可能避免相邻布线层的层设置,无法避免时,尽量使两布线层中的走线相互垂直或平行走线长度小于1000mil。【原理分析】:【原理分析】:减小平行走线之间的串扰。PCB走线设计走线设计【设计原则】:【设计原则】:如果单板有内部信号走线层,则时钟等关键信号线布在内层(优先考虑优选布线层)。【原理分析】:【原理分析】:将关键信号布在内部走线层可以起到屏蔽作用。PCB走线设计走线设计【设计原则】:【设计原则】:时钟线两侧建议包地线,包地线每隔3000mil接地。【原理分析】:【原理分析】:保证包地线上各点电位相等。PCB走线设计走线设计【设计原则】:【设计原则】:时钟、总线、射频线等关键信号走线和其他同层平行走线应满足3W原则。【原理分析】:【原理分析】:避免信号之间的串扰。PCB走线设计走线设计【设计原则】:【设计原则】:电流1A的电源所用的表贴保险丝、磁珠、电感、钽电容的焊盘应不少于两个过孔接到平面层。【原理分析】:【原理分析】:减小过孔等效阻抗。PCB走线设计走线设计【设计原则】:【设计原则】:差分信号线应同层、等长、并行走线,保持阻抗一致,差分线间无其它走线。【原理分析】:【原理分析】:保证差分线对的共模阻抗相等,提高其抗干扰能力。PCB走线设计走线设计【设计原则】:【设计原则】:关键信号走线一定不能跨分割区走线(包括过孔、焊盘导致的参考平面间隙)。【原理分析】:【原理分析】:跨分割区走线会导致信号回路面积的增大。PCB走线设计走线设计【设计原则】:【设计原则】:单板上的滤波器(滤波电路)下方不要有其他无关信号走线。【原理分析】:【原理分析】:分布电容会削弱滤波器的滤波效果。PCB走线设计走线设计【设计原则】:【设计原则】:滤波器(滤波电路)的输入、输出信号线不能相互平行、交叉走线。【原理分析】:【原理分析】:避免滤波前后的走线直接噪声耦合。PCB走线设计走线设计【设计原则】:【设计原则】:关键信号线距参考平面边沿3H(H为线距离参考平面的高度)。【原理分析】:【原理分析】:抑制边缘辐射效应。PCB走线设计走线设计【设计原则】:【设计原则】:对于金属外壳接地元件,应在其投影区的顶层上铺接地铜皮。【原理分析】:【原理分析】:通过金属外壳和接地铜皮之间的分布电容来抑制其对外辐射和提高抗扰度。PCB走线设计走线设计【设计原则】:【设计原则】:在单层板或双层板中,布线时应该注意“回路面积最小化”设计【原理分析】:【原理分析】:回路面积越小、回路对外辐射越小,并且抗干扰能力越强。PCB走线设计走线设计【设计原则】:【设计原则】:信号线(特别是关键信号线)换层时,应在其换层过孔附近设计地过孔。【原理分析】:【原理分析】:如上图所示,可以减小信号回路面积。PCB走线设计走线设计【设计原则】:【设计原则】:时钟线、总线、射频线等强辐射信号线远离接口外出信号线。【原理分析】:【原理分析】:避免强辐射信号线上的干扰耦合到外出信号线上,向外辐射。PCB走线设计走线设计【设计原则】:【设计原则】:敏感信号线如复位信号线、片选信号线、系统控制信号等远离接口外出信号线。【原理分析】:【原理分析】:接口外出信号线常常带进外来干扰,耦合到敏感信号线时会导致系统误操作。PCB走线设计走线设计【设计原则】:【设计原则】:在单面板和双面板中,滤波电容的走线应先经滤波电容滤波,再到器件管脚。【原理分析】:【原理分析】:使电源电压先经过滤波再给IC供电,并且IC回馈给电源的噪声也会被电容先滤掉。PCB走线设计走线设计【设计原则】:【设计原则】:在单面板或双面板中,如果电源线走线很长,应每隔3000mil对地加去耦合电容,电容取值为10uF1000pF。【原理分析】:滤除电源线上的噪声。PCB走线设计走线设计【设计原则】:【设计原则】:滤波电容的接地线和接电源线应该尽可能粗、短。【原理分析】:【原理分析】:等效串联电感会降低电容的谐振频率,削弱其高频滤波效果。总结PCB EMC设计的关键,是尽可能减小回流面积,让回流路径按照设计的方向流动。最常见返回电流问题来自于参考平面的裂缝、变换参考平面层、以及流经连接器的信号。跨接电容器或是去耦合电容器可能可以解决一些问题,但是必需要考虑到电容器、过孔、焊盘以及布线的总体阻抗。在布线之前,先研究好回流路径的设计方案,就有最好的成功机会,可以达成降低EMI辐射的目标。因为在还没有动手实际布线之前,若是要变更布线层等等,都不必花费任何钱,这才是改善EMC这最便宜的做法。
网站客服QQ:2055934822
金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号