资源预览内容
第1页 / 共163页
第2页 / 共163页
第3页 / 共163页
第4页 / 共163页
第5页 / 共163页
第6页 / 共163页
第7页 / 共163页
第8页 / 共163页
第9页 / 共163页
第10页 / 共163页
亲,该文档总共163页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述
CADENCECADENCE1 IC设计工具原理设计工具原理(Cadence应用)应用)哈尔滨工程大学微电子学专业哈尔滨工程大学微电子学专业CADENCECADENCE2第一章IC设计基础集成电路设计就是根据电路功能和性能的要求,在正确选择系统配置、电路形式、器件结构、工艺方案和设计规则的情况下,尽量减小芯片面积,降低设计成本,缩短设计周期以保全全局优化,设计出满足要求的集成电路。其最终的输出是掩模版图,通过制版和工艺流片得到所需的集成电路。CADENCECADENCE3IC设计基础集成电路制造过程示意图:CADENCECADENCE4IC设计基础集成电路设计域主要包括三个方面:行为设计(集成电路的功能设计)结构设计(逻辑和电路设计)物理设计(光刻掩模版的几何特性和物理特性的具体实现)CADENCECADENCE5IC设计基础集成电路设计层次主要包括五个层次:()系统级()算法级()寄存器传输级(RTL级)()逻辑级()电路级CADENCECADENCE6IC设计基础集成电路设计特点:(1)集成电路对设计正确性提出了更为严格的要求。(2)集成电路对外引出端的数目受外形尺寸限制,外形尺寸与封装内芯片的引脚数目不可能同步增加,给芯片的检测带来困难。(3)集成电路的布局、布线等版图设计更加复杂,只有最终生成设计版图,通过制作掩模、流片,才能真正实现集成电路的各种功能。(4)集成电路设计必须采用分层次设计和模块化设计。CADENCECADENCE7IC设计基础避免集成电路设计中出现错误措施有:(1)在芯片中设置容错电路,使芯片具有一定的修正功能。(2)借助计算机辅助设计工具(EDA工具)对设计的每个阶段进行反复验证和检查,并对物理因素与电学性能的交织问题进行考虑,以保证设计的正确性。CADENCECADENCE8IC设计基础设计信息描述:集成电路设计信息描述主要有设计图和语言描述方式。与设计层次相对应的设计描述主要有功能描述、逻辑描述、电路描述、版图描述。功能和逻辑描述可用设计图和语言实现。逻辑描述用逻辑图和逻辑语言实现。电路描述用电路图实现。版图描述采版图实现CADENCECADENCE9IC设计基础IC设计流程:CADENCECADENCE10IC设计基础理想的IC设计:根据设计要求进行系统编译,得到系统性能和功能描述;由系统性能和功能描述直接编译出逻辑和电路描述;再由逻辑和电路描述直接编译出相应的物理版图描述。但由于缺少有效的CAD工具,这种技术迄今难以实现。目前硅编译器是设计自动化程度最高的一种设计技术,可实现算法级或寄存器传输级到掩模版图,但是适用于少数几种高度规则结构的集成电路。CADENCECADENCE11IC设计基础典型的实际分层次设计流程:CADENCECADENCE12IC设计基础分层次设计流程主要适用于数字系统设计,模拟IC设计基本上是手工设计。即便是数字IC设计,也需要较多的人工干预。CADENCECADENCE13IC设计基础IC设计方法(1)全定制设计(2)半定制设计通道门阵列法门海法(3)定制设计标准单元法通用单元法CADENCECADENCE14第二章EDA概述电子设计自动化(EDA:ElectronicDesignAutomation)就是利用计算机作为工作平台进行电子自动化设计的一项技术。涵盖内容:系统设计与仿真,电路设计与仿真,印制电路板设计与校正,集成电路版图设计数模混合设计,嵌入式系统设计,软硬件系统协同设计,系统芯片设计,可编程逻辑器件和可编程系统芯片设计,专用集成电路设计等CADENCECADENCE15EDA概述高级硬件描述语言的完善和IP(IntellectualProperty)芯核被广泛使用,使得电子系统和设计方式发生了根本性的转变。IP是集成电路知识产权模块的简称,定义为:经过预先设计、预先验证,具有相对独立的功能,可以重复使用在SoC和ASIC中的电路模块。IP分三类:软核IP固核IP硬核IPCADENCECADENCE16EDA概述软核IP(softIP)是用可综合的硬件描述语言描述的RTL级电路功能块,不涉及用与什么工艺相关的电路和电路元件实现这些描述。优点:设计周期短,设计投入少,不涉及物理实现,为后续设计留有很大发挥空间,增大了IP的灵活性和适应性。缺点:会有一定比例的后续工序无法适应软核IP设计,从而造成一定程度的软核IP修正,在性能上有较大的不可预知性。CADENCECADENCE17EDA概述硬核IP(HardIP)是经过布局、布线并针对某一特定工艺库优化过的网表或物理级版图,通常是GDS-Stream的文件形式。优点:在功耗、尺寸方面都作了充分的优化,有很好的预知性。缺点:由于对工艺的依赖性使得其灵活性和可移植性都较差。CADENCECADENCE18EDA概述固核IP(FirmIP)是已经基于一般工艺库进行了综合和布局IP核,通常以网表的形式提交客户使用。固核IP在结构、面积以及性能的安排上都已进行了优化。固核IP提供了介于软和IP和硬核IP之间的一个折中方案,比起硬核IP,具有较好的灵活性和可移植性,比起软和IP在性能和面积上有较好的可预知性。CADENCECADENCE19EDA概述EDA发展概况:(1)20世纪60、70年代出现计算机辅助设计(CAD)(2)随后出现CAE、CAM、CAT、CAQ。(3)20世纪80年代,初级的具有自动化功能的EDA出现。(4)20世纪90年代,EDA技术渗透到电子设计和集成电路设计各个领域,形成了区别于传统设计的整套设计思想和方法。(5)当前,深亚微米工艺和SoC设计对EDA技术提出更高更苛刻的要求。CADENCECADENCE20EDA概述EDA与传统CAD主要区别:(1)DEA提供的电路图形背后依靠标准的程序化模型或模型库的支持,使得设计的电路具有仿真和分析的基本条件,传统CAD仅仅是辅助作图工具,图形背后没有深层次的物理含义。(2)EDA自动化、智能化程度更高,功能丰富完善。(3)EDA的开放性和数据交换性更好。(4)EDA技术面向设计对象,更贴近实践。CADENCECADENCE21EDA概述EDA技术特征:(1)硬件采用工作站和PC机。(2)具有IP模块化芯核的设计和可重复利用功能。(3)EDA技术采用高级硬件描述语言描述硬件结构、参数和功能,具有系统级仿真和综合能力。CADENCECADENCE22EDA概述EDA工具一般由两部分组成:逻辑工具物理工具物理工具主要实现物理布局布线。逻辑工具基于网表、布尔逻辑、传输时序等概念。该两部分由不同工具承担,利用标准化的网表文件进行数据交换。CADENCECADENCE23EDA概述EDA应用于三方面:印制电路板的设计(PCB)可编程数字系统设计(CPLD、FPGA、SOPC)IC设计(ASIC,Soc)CADENCECADENCE24EDA概述EDA软件功能分类:设计工具(以人机接口环境为主)综合工具(处理设计目标)CADENCECADENCE25EDA概述设计中采用的输入方法:数字IC设计:硬件描述语言,状态机,原理图模拟IC设计:图形输入,SIPCE语言输入PLD设计:HDL语言输入,原理图,状态机,波形输入PCB设计:原理图输入CADENCECADENCE26EDA概述EDA设计方法:(1)行为描述法(2)IP设计与复用技术(3)ASIC设计方法(4)SoC设计方法(5)软硬件协同设计方法CADENCECADENCE27EDA概述IC设计工具按其用途分类:设计工具按其用途分类:(1)设计输入与仿真工具(Cadence公司的Virtuosocomposer、Verilog-XL、NC-verilog)(2)综合工具(Synopsys公司的DCExpert,Cadence公司的BuilderGates,Magma公司的BlastRTL)(3)布局和布线(CadencePKS和SE-PKS,Synopsys的PhysicalCompiler,Magma公司的BlastFusion)(4)物理版图设计和验证工具(Cadence公司的VirtuosoLayoutEditor,Synopsys公司的ComsSE,Tanner公司的L-edit)(5)模拟电路编辑与仿真(Synopsys公司的HSpice,Cadence公司的SpectreSimulator,Tanner公司的S-edit)CADENCECADENCE28EDA概述EDA主要供应商:主要供应商:VHDLVHDL仿真仿真仿真仿真行为综合行为综合行为综合行为综合逻辑综合逻辑综合逻辑综合逻辑综合可测性设计可测性设计可测性设计可测性设计低功耗设计低功耗设计低功耗设计低功耗设计布局布线布局布线布局布线布局布线后仿真后仿真后仿真后仿真SynopsysSynopsysAltaAltaEpicEpicSynopsysSynopsysIKOSIKOSCadenceCadenceCompassCompassSynopsysSynopsysVantageVantageVantageVantageCadenceCadenceSynopsysSynopsysSynopsysSynopsysCompassCompassMentor GraphicsMentor GraphicsCadenceCadenceAvant!Avant!Mentor GraphicsMentor GraphicsSunriseSunriseSynopsysSynopsysCompassCompassCADENCECADENCE29EDA概述EDA业界三强:Cadence,强项为IC版图设计和PCB设计Synopsys,强项为逻辑综合MentorGraphics,强项为PCB设计和深亚微米IC设计验证和测试CADENCECADENCE30EDA概述Cadence公司简介:公司简介:成立于1988年,公司总部位于美国加利福尼亚州的SanJose,是全球最大的EDA供应商。产品涵盖领域:产品涵盖领域:包括系统顶层设计与仿真、信号处理、电路设计与仿真、PCB设计与分析、FPGA及ASIC设计以及深亚微米IC设计等。CADENCECADENCE31EDA概述CadenceEDA工具分类:1、板级电路设计系统工具ConceptHDL原理图设计输入工具CheckPlusHDL原理图设计规则检查工具SPECTRAQuestEngineerPCB版图布局规划工具AllegroExpert专家级PCB版图编辑工具SPECTRAExpertAutoRouter专家级pcb自动布线工具SigNoise信噪分析工具EMControl电磁兼容性检查工具CADENCECADENCE32EDA概述2、逻辑设计与验证工具Verilog-xl仿真器LeapfrogVHDL仿真器AffirmaNCVerilog仿真器AffirmaNCVHDL仿真器Verifault-XL故障仿真器VeriSure代码覆盖率检查工具EnvisiaBuildGates综合工具CADENCECADENCE33EDA概述3、全定制IC设计工具VirtuosSchematicComposerAnalogDesignEnvironmentVirtuosLayoutEditorSpectraVirtuosoLayoutSynthesizerAssuradraculaDivaCADENCECADENCE34EDA概述Synopsys公司简介:公司简介:是为全球集成电路设计提供电子设计自动化(EDA)软件工具的主导企业。为全球电子市场提供技术先进的IC设计与验证平台,致力于复杂的芯片上系统(SoCs)的开发。总部设在美国加利福尼亚州MountainView,有超过60家分公司分布在北美、欧洲、日本与亚洲。提供前后端完整IC设计方案的领先EDA工具供应商。是EDA历史上第一次由一家EDA公司集成了业界最好的前端和后端设计工具。CADENCECADENCE35EDA概述Sysnopsys公司主要产品公司主要产品Apollo-II(为SoC设计服务的布局布线系统)Hercules(层次化的物理验证)PrimeTime(全芯片,门级静态时序分析)Saber(混合信号、混合技术仿真器)SaberDesigner(简单易用、交互能力强的设计工具)VCS(先进的RTL及门级验证平台)Vera(为功能验证提供测试向量自动生成)Cosmos-Scope(图形化波形分析仪)CosmosLE(自动化的版图全定制)ComosSE(全定制的自动化仿真环境)HSPICE(高精度电路仿真)NanoSim(存储器和混合信号验证)CADENCECADENCE36EDA概述MentorGraphics公司简介:MentorGraphics公司成立于1981年,总部位于美国俄勒冈州的Wilsonville。Mentor提供完整的软件和硬件设计解决方案。CADENCECADENCE37EDA概述Mentor公司的主要产品MentorDFT(深亚微米集成电路的设计测试)Calibreproductsuite(深亚微米集成电路的版图验证)ModelSim,Eldo,MentorGraphics(深亚微米集成电路的系统设计仿真)BlastRTL(高容量,快速的逻辑综合器和静态时序分析模块)BlastFusion(完整的从门级网表到芯片的物理设计系统)CADENCECADENCE38第三章Cdence的系统组织结构v大多数Cadence工具使用同样的库模型,库结构按目录结构组织数据,这利于不同工具之间的数据交互和一致操作。物理组织逻辑组织目录库子目录单元子目录视图CADENCECADENCE39系统组织结构vDDMS(DesignDataManagementSystem)DDMS物理路径Path/lib/cell_1/layout_3.0逻辑名称cell_1layout3.0Library.libCADENCECADENCE40系统组织结构vTermsandDefinitions库(library):特定工艺相关的单元集合单元(cell):构成系统或芯片模块的设计对象视图(view):单元的一种预定义类型的表示CIW:命令解释窗口属性(attributes):预定义的名称-值对的集合搜索路径(searchpath):指向当前工作目录和工作库的指针CADENCECADENCE41系统启动v环境设置1.cshrc文件设置.cshrc文件中指定Cadence软件和licence文件所在的路径2.cdsenv文件设置.cdsenv文件包含了Cadence软件的一些初始设置,该文件用SKILL语言写,Cadence可直接执行3.cdsinit文件设置CADENCECADENCE42系统启动5工艺文件(technologyfile)技术文件包含了设计必需的很多信息,对设计,尤其是版图设计很重要。它包含层的定义,符号化器件定义,几何、物理、电学设计规则,以及一些针对特定Cadence工具的规则定义,如自动布局布线的规则,版图转换成GDSII时所使用层号的定义。6显示文件(display.drf)CADENCECADENCE43系统启动v系统启动1前端启动命令命令规模功能icdes基本数字模拟设计输入icdssicde加数字设计环境icmsm前端模拟、混合、微波设计iccaxl前端设计加布局规划CADENCECADENCE44系统启动2版图工具启动命令命令规模功能layouts基本版图设计(具有交互DRC功能)layoutPlusm基本版图设计(具有自动化设计工具和交互验证工具)CADENCECADENCE45系统启动3系统级启动命令命令规模功能swbsPcb设计msfbl混合型号IC设计icfbxl前端到后端大多数工具CADENCECADENCE46系统启动CADENCECADENCE47系统启动CommandInterpreterWindow(CIW)Log文件菜单栏窗口号输出域命令提示行输入域鼠标按钮提示CADENCECADENCE48帮助系统v两种方式寻求帮助1openbook在UNIX提示符下输入命令openbook:hostopenbook&2工具在线帮助每个工具右上角的“help”菜单CADENCECADENCE49第四章模拟IC设计环境ADEADE环境下可以:环境下可以:选择仿真器选择仿真类型设置设计变量提取网表运行仿真快速改变仿真设置并重新运行仿真在波形显示器中显示仿真波形用波形表达式评估仿真结果进行其他仿真,如Corners,MonteCarlo,etcCADENCECADENCE50SchematicComposorCADENCECADENCE51SchematicComposorCADENCECADENCE52SchematicComposor新建一个新建一个CellviewIntheCIWorLibraryManager,selectFile-New-CellviewCADENCECADENCE53SchematicComposor添加器件添加器件SelectAdd-instancetodisplaytheAddInstanceformCADENCECADENCE54SchematicComposor添加连线并给连线命名添加连线并给连线命名SelectAdd-WireorpressitoaddwiresforinstancesSelectAdd-WirenametodisplaytheviewofaddwirenameCADENCECADENCE55SchematicComposor添加管脚添加管脚SelectAdd-pinorpressp每一个管脚都有确定的名字和方向(input,output,orinputoutput)。管脚有三种类型管脚有三种类型:SchematicpinsSymbolpinsOffsheetpinsCADENCECADENCE56SchematicComposor添加激励源添加激励源Sourceandgroundcellsareintheanalogliblibrary.CADENCECADENCE57SchematicComposor电路检查电路检查Pressthebuttonofcheckandsave.在电路检查过程中会执行以下的程序:UpdateConnectivitySchematicRulesCheckLogicalchecksPhysicalChecksNamechecksCross-ViewCheckerExecuteCheck-RulesSetuptoeditthecheckingrulesCADENCECADENCE58AnalogSimulation模拟仿真流程:CADENCECADENCE59AnalogSimulation启动仿真环境启动仿真环境SelectTools-AnalogEnvironmentfromtheschematicmenubanner,orselectTools-AnalogEnvironmentSimulationfromtheCIWCADENCECADENCE60AnalogSimulation设置仿真器设置仿真器SelectSimulator/Directory/HostCADENCECADENCE61AnalogSimulation设置模型文件设置模型文件Selectthemodelfilesinsimulationwindow,SelectSetup-ModelLibrariesCADENCECADENCE62AnalogSimulation设置设计变量设置设计变量SelectVariables-EditorclicktheEditVariablesiconCADENCECADENCE63AnalogSimulation设置仿真类型设置仿真类型SelectAnalyses-ChooseorclicktheChooseAnaysesiconCADENCECADENCE64AnalogSimulation选择信号输出选择信号输出Select:Output-ToBePlotted-SelectOnSchematicCADENCECADENCE65AnalogSimulation提取网表提取网表CADENCECADENCE66AnalogSimulation运行仿真运行仿真SelectSimulation-RunorSelecttheRuniconontherightsideofthesimulationwindowCADENCECADENCE67SimulationResultsDisplayTools波形显示工具用于显示仿真数据,波形显示工具用于显示仿真数据,Cadence中中波形显示及相关工具包括:波形显示及相关工具包括:WaveScanWaveformWindow(AWD)WaveformCalculator(WaveScan&AWD)ResultsBrowserSnapshotToolAnnotatingComponentDisplayCADENCECADENCE68SimulationResultsDisplayTools波形显示工具选择:波形显示工具选择:AccessiblefromtheSession-OptionscommandwindowinADEtoswitchbetweenAWDandWavescanCADENCECADENCE69SimulationResultsDisplayToolsTheWaveScanResultsBrowserSelectTools-ResultsBrowserfromADECADENCECADENCE70SimulationResultsDisplayToolsCalculatorinWaveScanCADENCECADENCE71SimulationResultsDisplayToolsTheWaveformWindow(AWD)CADENCECADENCE72SKILLandOCEANSKILL是DF和ADE环境的基本描述语言。OCEAN命令语言是基于SKILL语言的,并且很多SKILL和OCEAN命令是相似而且可以互换的。CADENCECADENCE73SKILLandOCEANSKILL语言是一种基于图形界面的程序语言。DF和ADE环境下大多数的特征和应用都是用SKILL代码描述的。ADE环境及相关工具可以通过使用SKILL语言定制化。SKILL语言是OCEAN命令语言的基础。CADENCECADENCE74SKILLandOCEAN执行SKILL命令和程序的方法:(1)CIW窗口的命令行接收SKILL命令。(2)CIW窗口的命令行可以执行SKILL程序(3)Waveform计算器的输入行可以执行由SKILL语言描述的算术运算表达式。CADENCECADENCE75第五章版图设计工具VirtuosoLEvVirtuosoLayoutEditor版图编辑大师Cadence最精华的部分在哪里VirtuosoLayoutEditor界面漂亮友好功能强大完备操作方便高效CADENCECADENCE76版图设计工具VirtuosoLEv目标理解LayoutEditor环境学会如何使用LayoutEditor学会运行交互DRC&LVS学会将设计转为Streamformat学会定制版图编辑环境CADENCECADENCE77版图设计工具VirtuosoLEv单元设计具体流程CADENCECADENCE78VirtuosoLE使用介绍第一步:建库执行:执行:CIWToolsLibraryManagerLMFileNewLibraryCADENCECADENCE79VirtuosoLE使用介绍第二步:指定工艺文件CADENCECADENCE80VirtuosoLE使用介绍第三步:建立版图单元执行:LMFileNewCellViewCADENCECADENCE81VirtuosoLE使用介绍第四步:打开版图单元执行:CIWFileOpen选择库选择视图选择单元CADENCECADENCE82版图设计工具VirtuosoLEv版图编辑环境CADENCECADENCE83版图设计工具VirtuosoLEvVirtuosoLayoutEditingCADENCECADENCE84版图设计工具VirtuosoLEvLSW-层选择窗口CADENCECADENCE85版图设计工具VirtuosoLEq设置有效Drawing层执行:执行:LSWEditSetValidLayersCADENCECADENCE86版图设计工具VirtuosoLEqDisplayResourceEditorCADENCECADENCE87版图设计工具VirtuosoLEqLayersanddisplay.drfCADENCECADENCE88版图设计工具VirtuosoLEqSetDisplayOptionsCADENCECADENCE89版图设计工具VirtuosoLEqSetEditorOptionsCADENCECADENCE90版图设计工具VirtuosoLEq鼠标用法CADENCECADENCE91版图设计工具VirtuosoLEq工艺文件流图CADENCECADENCE92版图设计工具VirtuosoLEvTechnologyFile命令CADENCECADENCE93版图设计工具VirtuosoLEv主要编辑命令qUndo取消qRedo恢复qMove移动qCopy复制qStretch拉伸qDelete删除qMerge合并qSearch搜索编辑命令非常友好,先点击命令,然后对目标图形进行操作CADENCECADENCE94版图设计工具VirtuosoLEv主要创建命令qRectangle矩形qPolygon多边形qPath互联qLabel标签qInstance例元qContact通孔现在LSW中选中层,然后点击创建命令,在画相应图形CADENCECADENCE95绘制反相器版图vINVExample首先回顾一下CMOS反相器制作流程:Stage1:NwellPwellCADENCECADENCE96绘制反相器版图Stage2:PdiffusionNdiffusionCADENCECADENCE97绘制反相器版图Stage3:PolygateCADENCECADENCE98绘制反相器版图Stage4:P+implantN+implantCADENCECADENCE99绘制反相器版图Stage5:contactCADENCECADENCE100绘制反相器版图Stage6:Metal1CADENCECADENCE101绘制反相器版图Stage7:viaCADENCECADENCE102绘制反相器版图Stage8:Metal2CADENCECADENCE103绘制反相器版图版图编辑工具使用器件加工工艺流程OK!CADENCECADENCE104绘制反相器版图1CADENCECADENCE105绘制反相器版图2CADENCECADENCE106绘制反相器版图3CADENCECADENCE107绘制反相器版图4CADENCECADENCE108绘制反相器版图5CADENCECADENCE109绘制反相器版图6CADENCECADENCE110绘制反相器版图7CADENCECADENCE111绘制反相器版图8CADENCECADENCE112绘制反相器版图9CADENCECADENCE113VirtuosoLayoutEditor现在,你已经掌握版图编辑大师的基本操作,通过上机实验巩固和提高!CADENCECADENCE114设计流程CADENCECADENCE115版图验证版图验证的必要性?确保版图绘制满足设计规则确保版图与实际电路图一致确保版图没有违反电气规则可供参数提取以便进行后模拟CADENCECADENCE116版图验证vIC后端流程图:CADENCECADENCE117Cadence版图验证工具qDivaDiva是Cadence的版图编辑大师Virtuoso集成的交互式版图验证工具,具有使用方便、操作快捷的特点,非常适合中小规模单元的版图验证。qDraculaDracula(吸血鬼)是Cadence的一个独立的版图验证工具,按批处理方式工作,功能十分强大,目前是完整芯片验证的标准。CADENCECADENCE118版图验证工具DIVAvDivaDesignInteractiveVerificationAutomationDIVA是 Cadence软件中的验证工具集,用它可以找出并纠正设计中的错误.它除了可以处理物理版图和准备好的电气数据,从而进行版图和线路图的对查(LVS)外。还可以在设计的初期就进行版图检查,尽早发现错误并互动地把错误显示出来,有利于及时发现错误所在,易于纠正。CADENCECADENCE119版图验证工具DIVAqDiva工具集组成:1.设计规则检查(iDRC)2.版图寄生参数提取(iLPE)3.寄生电阻提取(iPRE)4.电气规则检查(iERC)5.版图与电路图一致比较(iLVS)CADENCECADENCE120版图验证工具DIVAvRemark:1.Diva中各个组件之间是互相联系的,有时候一个组件的执行要依赖另一个组件先执行。例如:要执行LVS就先要执行DRC。2.运行Diva之前,要准备好规则验证文件,这些文件有默认名称:做DRC时的文件应以divaDRC.rul命名,版图提取文件以divaEXT.rul命名。做LVS时规则文件应以divaLVS.rul命名。CADENCECADENCE121版图验证工具DIVAvDIVA功能qDRCqExtractorqERCqLVSCADENCECADENCE122版图验证工具DIVAvDRC:对IC版图做几何空间检查,以确保线路能够被特定加工工艺实现。vERC:检查电源、地的短路,悬空器件和节点等电气特性。vLVS:将版图与电路原理图做对比,以检查电路的连接,与MOS的长宽值是否匹配。vLPE:从版图数据库提取电气参数(如MOS的W、L值BJT、二极管的面积,周长,结点寄生电容等)并以Hspice网表方式表示电路。CADENCECADENCE123版图验证工具DIVAvDIVA工具流程CADENCECADENCE124版图验证工具DIVAvDesignRuleCheckingCADENCECADENCE125版图验证工具DIVAqDRC界面CADENCECADENCE126版图验证工具DIVACheckingMethod指的是要检查的版图的类型:FlatFlat 表示检查版图中所有的图形,对子版图块不检查。HierarchicalHierarchical利用层次之间的结构关系和模式识别优化,检查电路中每个单元块内部是否正确。hier w/o optimization hier w/o optimization 利用层次之间的结构关系而不用模式识别优化,来检查电路中每个单元块 。Checking Limit Checking Limit 可以选择检查哪一部分的版图: Full Full 表示查整个版图Incremental Incremental 查自从上一次DRC检查以来,改变的版图。by area by area 是指在指定区域进行DRC检查。一般版图较大时,可以分块检查。 CADENCECADENCE127版图验证工具DIVASwitchNames 在在DRC文件中,我们设置的switch在这里都会出现。这个选项可以方便我们对版图文件进行分类检查。这在大规模的电路检查中非常重要。Echo CommandsEcho Commands 选上时在执行DRC的同时在CIW窗口中显示DRC文件。Rules FileRules File 指明DRC规则文件的名称,默认为divaDRC.rulRules LibraryRules Library 这里选定规则文件在哪个库里。MachineMachine 指明在哪台机器上运行DRC命令。locallocal 表示在本机上运行。对于我们来说,是在本机运行的,选local。remoteremote 表示在远程机器上运行。Remote Machine NameRemote Machine Name 远程机器的名字。 CADENCECADENCE128版图验证工具DIVAvDiva查错: 错误在版图文件中会高亮显示,很容易观察到。另外也可以选择Verify-Markers-Find菜单来帮助找错。单击菜单后会弹出一个窗口,在这个窗口中单击apply就可以显示第一个错误。同样,可以选择Verify-Markers-ExplainVerify-Markers-Explain来看错误的原因提示。选中该菜单后,用鼠标在版图上出错了的地方单击就可以了。也可以选择Verify-Markers-DeleteVerify-Markers-Delete把这些错误提示删除。CADENCECADENCE129版图验证工具DIVACADENCECADENCE130版图验证工具DIVAq分析错误(Explain)CADENCECADENCE131版图验证工具DIVACADENCECADENCE132版图验证工具DIVAvExtractorCADENCECADENCE133版图验证工具DIVAvExtractor功能q提取器件和互联信息用于ERC或LVSq提取网表q提取有寄生参数的版图网表用于模拟v提取层次qFlatqHierarchicalqMicroCADENCECADENCE134版图验证工具DIVAqExtractor界面CADENCECADENCE135版图验证工具DIVACADENCECADENCE136版图验证工具DIVAvLVSCADENCECADENCE137版图验证工具DIVALVSCADENCECADENCE138版图验证工具DIVALVSCheckCADENCECADENCE139版图验证工具DraculavDracula(吸血鬼)是吸血鬼)是Cadence的一个的一个独立的版图验证工具,它采用批处理的独立的版图验证工具,它采用批处理的工作方式。工作方式。Dracula功能强大,目前被认功能强大,目前被认为布局验证的标准,几乎全世界所有的为布局验证的标准,几乎全世界所有的IC公司都拿它作公司都拿它作sigh-off的凭据。特别的凭据。特别是对整个芯片版图的最后验证,一定要是对整个芯片版图的最后验证,一定要交由交由Dracula处理。处理。CADENCECADENCE140版图验证工具DraculavBasicsofDraculaVerication版图验证与工艺相关-需要工艺信息数据库版图验证输入-版图数据(GDSII格式);网表信息(用于LVS);工艺相关信息验证方式-IncrementalVSFullchipHierarchicalVSFlattenOnlineVSofflineCADENCECADENCE141版图验证工具DraculavDracula主要功能:1设计规则检查设计规则检查DRC*2电气规则检查电气规则检查ERC3版图版图&原理图一致性检查原理图一致性检查LVS*4版图参数提取版图参数提取LPE5寄生电阻提取寄生电阻提取PRECADENCECADENCE142版图验证工具DraculavDracula的处理流程CADENCECADENCE143版图验证工具DraculavHowtoUseDraculaTool创建/获取命令文件;填充设计数据信息;编译命令文件;提交执行文件;查询验证结果报表并修改错误;CADENCECADENCE144版图验证工具Draculav版图GDSII格式转换WHY:Dracula处理对象是GDSII文件操作步骤:执行:CIWFileExportStream弹出如下窗口:CADENCECADENCE145版图验证工具Dracula运行目录输出文件名Whatisthis?CADENCECADENCE146版图验证工具DraculaItisthis,thetwounitsshouldbeconsistent!ThesetwoitemsshouldbechangedaccordingtoyourdesignCADENCECADENCE147版图验证工具DraculaCADENCECADENCE148Dracula-DRCvFunctionofDRC检查布局设计与制程规则的一致性;基本设计规则包括各层width,spcing及不同层之间的spcing,enclosure等关系;设计规则的规定是基于processvariation,equipmentlimitation,circuitreliability;特殊情况下,设计规则允许有部分弹性;CADENCECADENCE149Dracula-DRCFindDRCErrorswithInQueryCADENCECADENCE150Dracula-DRCDraculaDRC验证步骤:1.1.把版图的把版图的GDII文件导出到含有文件导出到含有DRC规则文件规则文件的目录(的目录(run directoryrun directory)下;下;2.2.更改更改DRCDRC文件中的文件中的INDISKINDISK和和PRIMARYPRIMARY值;值;3.3.在在xterm中,进入含中,进入含DRC规则文件的运行目规则文件的运行目录下,依次输入如下命令:录下,依次输入如下命令:%PDRACULA%:/getDRC文件名文件名%:/fi%jxrun.comCADENCECADENCE151Dracula-DRC4.4.打开待检验单元的版图视图,在工作窗口选打开待检验单元的版图视图,在工作窗口选择择ToolsDraculaInterface(对于(对于4.45以下以下版本,选择版本,选择Tools-InQuery),),工具菜单里工具菜单里多出多出DRC、LVS等项。等项。CADENCECADENCE152Dracula-DRC5.5.选择选择DRC-setup,弹出如下图所示对话框,弹出如下图所示对话框,在在RunDirectory栏中填入运行栏中填入运行DRC的路径后,的路径后,点点OK,打开的版图中会出现错误标记。打开的版图中会出现错误标记。CADENCECADENCE153Dracula-DRCCADENCECADENCE154Dracula-LVSDraculaLVS(包含器件提取)步骤:1.把版图的GDSII文件导出到含有LVS规则文件的目录;2.把单元的hspice网单文件导出到含有LVS规则文件的目录;3.更改LVS规则文件中的INDISK和PRIMARY值;4.在控制终端的含LVS规则文件的目录下输入:LOGLVS:cir网单文件名CADENCECADENCE155Dracula-LVS%:con原理图单元名%:x%PDRACULA%:/getLVS规则文件名%:/fi%jxrun.comCADENCECADENCE156Dracula-LVSvLVS比较结果查看:按上述步骤执行完LVS后,工作目录下会生成名为lvsprt.lvs的文件,打开此文件可以查看LVS结果报告。如果版图与电路图匹配,会显示“LAYOUTANDSCHEMATICMATCHED”,否则,会列出Discrepancy项,并注有不能匹配的部分在版图中的坐标和网单中的器件名。CADENCECADENCE157Dracula-LVSvInQueryforLVSSetupenvironmentforlvsCADENCECADENCE158Dracula-LVSSelecterrorCADENCECADENCE159Dracula-LVSDisplaynetordeviceCADENCECADENCE160Dracula-LVSvSchematicCDL网表转换:CIW-FileExportCDLCADENCECADENCE161Dracula-LVSCADENCECADENCE162RemarksvLayoutDesignSetupfortheDesignWorkflowfortheCell-basedDesignConceptofHierarchDesignvLayoutVerificationSetupfortheVerificationConsistentNodeNameDebugwithDesignRuleinMindCADENCECADENCE163RemarksvExperimentDemoDesignStytleCaptureProcess
收藏 下载该资源
网站客服QQ:2055934822
金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号